基于ARM的温度采集系统设计

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

HUBEINORMALUNIVERSITY《嵌入式系统开发》课程设计论文Course’sThesis课程名称嵌入式系统开发论文题目基于ARM的温度采集系统学生姓名何刚学号2012115020342指导教师熊旭辉所在院系计算机科学与技术学院专业名称通信工程完成时间2015/12/31基于ARM的温度采集系统ARM概述ARM(AdvancedRISCMachines),既可认为是一个公司的名字,也可认为是对一类微处理器的通称,还可认为是一种技术的名字。1990年ARM公司成立于英国剑桥,主要出售芯片设计技术的授权。目前,采用ARM技术知识产权IP核的微处理器,即通常所说的ARM微处理器,己遍及工业控制、消费类电子产品、通信系统、网络系统、无线系统、军用系统等各类产品市场,基于ARM技术的微处理器应用占据了32位RISC微处理器70%以上的市场份额,ARM技术正在逐步渗入到我们生活的各个方面。ARM公司是专门从事基于RISC技术芯片设计开发的公司,作为知识产权供应商,本身不直接从事芯片生产,靠转让设计许可,由合作公司生产各具特色的芯片。世界各大半导体生产商从ARM公司购买其ARM微处理器核,根据各自不同的应用领域,加入适当的外围电路,从而形成自己的ARM微处理器芯片进入市场。一、设计内容1.1设计目的1、注重培养综合运用所学知识、独立分析和解决实际问题的能力,培养创新意识和创新能力,并获得科学研究的基础训练。2、了解所选择的ARM芯片各个引脚功能,工作方式,计数/定时,I/O口,中断等的相关原理,并巩固学习嵌入式的相关内容知识。3、通过软硬件设计实现利用ARM芯片对周围环境温度信号的采集及显示。1.2设计意义嵌入式系统是以应用为中心,以计算机技术为基础,且软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗有严格要求的专用计算机系统。它一般由以下几部分组成:嵌入式微处理器、外围硬件设备、嵌入式操作系统。嵌入式系统是面向用户、面向产品、面向应用的,它必须与具体应用相结合才会具有生命力、才更具有优势。因此嵌入式系统是与应用紧密结合的,它具有很强的专用性,必须结合实际系统需求进行合理的裁减利用。嵌入式系统是将先进的计算机技术、半导体技术和电子技术和各个行业的具体应用相结合后的产物,这一点就决定了它必然是一个技术密集、资金密集、高度分散、不断创新的知识集成系统。嵌入式系统必须根据应用需求对软硬件进行裁剪,满足应用系统的功能、可靠性、成本、体积等要求。所以,如果能建立相对通用的软硬件基础,然后在其上开发出适应各种需要的系统,是一个比较好的发展模式。目前的嵌入式系统的核心往往是一个只有几K到几十K微内核,需要根据实际的使用进行功能扩展或者裁减,但是由于微内核的存在,使得这种扩展能够非常顺利的进行。数据采集(DAQ),是指从传感器和其它待测设备等模拟和数字被测单元中自动采集非电量或者电量信号,送到上位机中进行分析,处理。数据采集系统是结合基于计算机或者其他专用测试平台的测量软硬件产品来实现灵活的、用户自定义的测量系统。被采集数据是已被转换为电讯号的各种物理量,如温度、水位、风速、压力等,可以是模拟量,也可以是数字量。采集一般是采样方式,即隔一定时间(称采样周期)对同一点数据重复采集。采集的数据大多是瞬时值,也可是某段时间内的一个特征值。准确的数据量测是数据采集的基础。数据量测方法有接触式和非接触式,检测元件多种多样。不论哪种方法和元件,均以不影响被测对象状态和测量环境为前提,以保证数据的正确性。传统的温度采集系统由于存在响应慢、精度低、可靠性差、效率低、操作繁琐等弊端,已经不能完全适应现代化工业的高速发展。随着嵌入式技术的迅猛发展,设计高速度、高效率、低成本、高可靠性、操作方便的温度采集系统成为当务之急。基于ARM的温度采集系统就成为了解决传统温度采集系统各种弊端的优先选择方案。温度控采集是无论是在工业生产过程中,还是在日常生活中都起着非常重要的作用,现代冶金、石油、化工及电力生产过程中,温度是极为重要而又普遍的热工参数之一。在环境恶劣或温度较高等场合下,为了保证生产过程正常安全地进行,提高产品的质量和数量,以及减轻工人的劳动强度、节约能源。在本系统的设计过程中,根据嵌入式系统的基本设计思想,系统采用了模块化的设计方法,并且根据系统的功能要求和技术指标,系统遵循自上而下、由大到小、由粗到细的设计思想,按照系统的功能层次,在设计中把硬件和软件分成若干功能模块分别设计和调试,然后全部连接起来统调。二、设计方案2.1设计要求1、查阅相关文献资料,熟悉所选ARM芯片及温度传感器2、总体设计方案规划3、系统硬件设计,熟悉AD转换原理及过程,温度传感器与ARM芯片的硬件接口实现及温度显示。4、系统软件设计,包括温度的AD转换及显示的软件实现,用C语言编程。本设计是基于嵌入式技术作为主处理器的温度采集系统,利用S3C44B0xARM微处理器作为主控CPU,辅以单独的数据采集模块采集数据(温度采集模块电路采用AT89S52单片机作为模块的协控制器),实现了智能化的温度数据采集、传输、处理与显示等功能,并讨论了如何提高系统的速度、可靠性和可扩展性。并解决了传统的数据采集系统由于存在响应慢、精度低、可靠性差、效率低、操作繁琐等弊端,能够完全适应现代化工业的高速发展。2.2方案论证有许多客观需求促进了ARM处理器的设计改进。首先,便携式的嵌入式系统往往需要电池供电。为降低功耗,ARM处理器已被特殊设计成较小的核,从而延长了电池的使用时间。高的代码密度是嵌入式系统的又一个重要需求。由于成本问题和物理尺寸的限制,嵌入式系统的存储器是很有限的。所以,高的代码密度对于那些只限于在板存储器的应用是非常有帮助的。另外,嵌入式系统通常都是价格敏感的,因此一般都使用速度不高、成本较低的存储器。ARM内核不是一个纯粹的RISC体系结构,这是为了使它能够更好的适应其主要应用领域--嵌入式系统。在某种意义上,甚至可以认为ARM内核的成功,正是因为它没有在RISC的概念上沉入太深。现在系统的关键并不在于单纯的处理器速度,而在于有效的系统性能和功耗。在本系统的设计过程中,根据嵌入式系统的基本设计思想,系统采用了模块化的设计方法,并且根据系统的功能要求和技术指标,系统遵循自上而下、由大到小、由粗到细的设计思想,按照系统的功能层次,在设计中把硬件和软件分成若干功能模块分别设计和调试,然后全部连接起来统调。三、硬件设计3.1S3C44B0xARM微处理器简介:嵌入式微处理器S3C44B0X中集成了ARM公司的ARM7TDMI核,这个核也称为CPU单元,此外还集成了边界扫描控制器等多个功能模块(也称模块、单元)。S3C44B0X中有2条总线,即系统总线和外设总线。通过系统总线,将CPU单元、电源管理模块(含时钟发生器)、存储器控制器、LCD控制器、中断控制器和2通道ZDMA连接在一起。总线仲裁器对系统总线上的总线请求进行仲裁。通过外设总线,将A/D转换器、看门狗定时器、RTC、通用I/O控制器(GPIO)、IIC总线控制器、IIS总线控制器、UART、SIO、PWM等连接在一起。系统总线与外设总线通过系统总线桥与仲裁/2通道BDMA连接在一起。S3C44B0X的160个引脚中,有71个引脚可以通过编程的方法,定义为多功能输入/输出引脚。这71个引脚被分成A、B、C、D、E、F和G端口。例如,端口A可以定义为输出端口,或定义为地址总线ADDR24~ADDR16和ADDR0。在Reset后,默认值是地址总线ADDR24~ADDR16和ADDR0,之后可以重新定义端口A的功能。除这71个引脚外,其余引脚功能是单一的。S3C44B0X微处理器中含有ARM7TDMI核,使用的指令系统就是ARM7TDMI的指令系统。ARM7TDMI有2种指令集:32位的ARM指令集和16位的Thumb指令集。ARM指令集的主要特点有:所有的指令都是32位定长,便于译码和流水线实现,并且在内存中以4字节边界地址对齐保存;只有LOAD-STORE类型的指令才可以访问内存;所有的指令都可以条件执行;使用了桶型(barrel)移位器,可以在一个指令周期内完成移位操作和ALU(算术逻辑)操作。※片上集成的主要功能如下:*2.5VARM7TDMI内核,带有8KCache(SAMBAII总线体系结构,主频高至66MHZ);*外部存储器控制器(FP/EDO/SDRAM控制器,片选逻辑):*LCD控制器(最大支持256色DSTN),并带有1通道LCD专用DMA:*2通道通用DMA,2通道外设DMA并具有外部请求引脚;*2通道UART带有握手协议(支持IRDA1.0,具有16-byteFIFO)/1通道SIO;*1通道多主IIC-BUS控制器;*1通道IIS-BUS控制器;*5个PWM定时器和1个内部定时器;*看门狗定时器;*71个通用I/O口/8通道外部中断源*功耗控制:具有正常,低速,空闲和停止模式;*8通道10位ADC;*具有日历功能的RTC;*带PLL的片上时钟发生器.※体系结构:*集成了手持设备和通用嵌入式系统应用的解决方案:*13/32位RISC体系结构和ARM7TDMI处理器内核强大的指令体系;*Thumb代码压缩机,最大化代码密度同时保持了32位指令的性能;*基于JTAG的片上集成ICE调试支持解决方案;*32*8位硬件乘法器;*实现低功耗SAMBAII的新型总线结构;※系统存储管理:*支持大/小端模式(通过外部用脚来选择);*地址空间:每bank位32M字节(共256M字节);*支持每bank可编程的5.16/32位数据总线宽度;*7个bank具有固定的bank起始地址和可编程的bank大小;*1个bank具有可编程的bank起始地址和bank大小;*8个存储器bank;--6个ROM,SRAM存储器bank;--2个ROM/SRAM/DRAM(快速页面,EDO和同步DRAM);*所有的存储器bank具有可编程的访问周期;*支持外部等待信号延长总线周期;*支持掉电时DRAM/SDRAM的自刷新模式;*支持对称和非对称地址的DRAM.3.2AT89S52单片机简介AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K在系统可编程Flash存储器。使用Atmel公司高密度非易失性存储器技术制造,与工业80C51产品指令和引脚完全兼容。片上Flash允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的8位CPU和在系统可编程Flash,使得AT89S52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。AT89S52具有以下标准功能:8k字节Flash,256字节RAM,32位I/O口线,看门狗定时器,2个数据指针,三个16位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。另外,AT89S52可降至0Hz静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,CPU停止工作,允许RAM、定时器/计数器、串口、中断继续工作。掉电保护方式下,RAM内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止。常用I/O口具体介绍如下:1、P0口:P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时,P0口也被作为低8位地址/数据复用。在这种模式下,P0具有内部上拉电阻。在flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。2、P1口:P1口是一个具有内部上拉电阻的8位双向I/O口,p1输出缓冲器能驱动4个TTL逻辑电平。对P1端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL)。此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2)和时器/计数器2的触发输入(P1.1/T2EX),具体如下表所示。

1 / 15
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功