常州大学考试命题用纸考试科目:数字电子技术成绩A卷共3页,第页院系(部)信息科学与工程学院电子信息系拟题人审核:系负责人院负责人2011年12月10日班级学号姓名装订纸《数字电子技术》期末试卷(A)信息与科学工程学院(11-12-1)题号一二三四五六总分分值301015152010得分一、选择题(30′)。1、将TTL与非门做非门使用,则多于的输入端应该()A、接高电平B、接地C、悬空2、存在空翻现象的触发器是()A、同步触发器B、主从触发器C、边沿触发器3、下列电路中不属于组合逻辑电路的是()A、译码器。B、编码器C、寄存器4、十进制数35表示成二进制数是()A、00100011BB、00100011QC、00100011H5、若已知一个TTL门电路的关门电阻ROFF=0.75KΩ,开门电阻Ron=2.5KΩ.当出入端接入的输入电阻RI=2.0KΩ时,输出端的电平是()A、高电平B、低电平C、不稳定6、下列式子是反演律的是()A、A·(B+C)=AB+ACB、A·B=B·AC、BABA7、下列叙述正确的是()A、触发器结构和其逻辑功能是一一对应的。B、数字逻辑电路工作时有竞争必然有冒险。C、74LS290是异步时序逻辑电路。8、下列哪种门电路输出端可以直接并联使用()A、TTL电路的OC门。B、具有推拉式输出的TTL电路C、普通的CMOS门9、下列器件是触发器的是()A、74LS138B、74LS148C、74LS11210、下列是十进制同步加法计数器的是()A、74LS161B、74LS160C、74LS290二、利用卡诺图的方法化简一下逻辑函数,要求化成最简的与或形式(10′)。F(A、B、C、D)=∑(0、1、3、9、11、15)+∑d(2、6、7、8、10)常州大学考试命题用纸考试科目:数字电子技术成绩A卷共3页,第页院系(部)信息科学与工程学院电子信息系拟题人审核:系负责人院负责人2011年12月10日班级学号姓名装订纸三、一个运算电路的两个输入为一个二进制数A1A0,要求输出的二进制数比输入的平方量还大3,试用与非门设计此电路(15′)。四、试用74LS138译码器实现如下逻辑函数的组合逻辑电路。(15′)。五、已知74LS160/161的逻辑功能如下表,设计一个五进制和二十五进制且都带进位信号的计数器。(20′)CPRDLDEPET工作状态0XXXX置零01XX预置数X1101保持X11X01111计数保持(但C=0)CPRDLDEPET工作状态CPRDLDEPET工作状态0XXXX置零01XX预置数X1101保持X11X01111计数保持(但C=0)(1)、五进制,带进位信号(10′)。(2)、二十五进制,带进位信号(10′)。ABBCACBAY74LS138F7F6F5F4F3F2F1F0A2A2A2S1S2S3ETCPEPQ3Q2Q1Q0D2D3D1D0CRDRDLD74LS160ETCPEPQ3Q2Q1Q0D2D3D1D0CRDRDLD74LS160ETCPEPQ3Q2Q1Q0D2D3D1D0CRDRDLD74LS160常州大学考试命题用纸考试科目:数字电子技术成绩A卷共3页,第页院系(部)信息科学与工程学院电子信息系拟题人审核:系负责人院负责人2011年12月10日班级学号姓名装订纸六、用数据选择器分时传输组成动态译码,数码管为共阴极类型,加入到A1和A0的信号如如所示。分析工作原理。(10′)。A1100HZA0200HZD0A1D1D2D3A0D0A1D1D2D3A0D0A1D1D2D3A0D0A1D1D2D3A01000010001011101七段译码器DCBA千位百位十位个位译码器Y3Y2Y1Y0A1A0abcdefg数据选择器数据选择器数据选择器数据选择器