数字电路复习题

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

数字电路复习题(选择、填空、判断)第一章数制与码制选择题1.与十进制数(53)10等值的数为(A)A.(100111)2B.(110101)2C.(25)16D.(33)162.十进制数25用8421BCD码表示为(B)A.10101B.00100101C.11001D.101010003.在下列一组数中,最大数是(C)A.(258)10B.(100000010)2C.(103)16D.(001001011000)8421BCD4.十----二进制转换:(25.7)10=(C)2A.11011.1011B.11001.1001C.11001.1011D.11011.10015.将十进制数35表示为8421BCD码是(C)A.100011B.100011C.110101D.11010006.将二进制数11001.01转换为十进制数是(B)A.20.25B.25.25C.25.2D.25.17.十——二进制转换:(117)10=(A)2A.1110101B.1110110C.1100101D.110101判断题1.数字信号是离散信号,模拟信号是连续信号。(√)2.格雷码具有任何相邻码只有一位码元不同的特性。(√)3.8421码又称BCD码,是十进制代码中最常用的一种。8421码属于恒权码。(√)4.直接对模拟量进行处理的电子线路称为数字电路。(X)填空题1.自然界物理量按其变化规律的特点可分为两类,为模拟量和数字量。2.数字信号的特点是在时间上和数量上都是离散变化的。3.(167)10=(10100111)2=(000101100111)8421BCD。4.(193)10=(C1)16=(000110010011)8421BCD。5.二进制数01011001对应的十六进制数(59)16,表示十进制数是89。6.BCD余3码100001011001对应的十进制数526,表示成BCD8421码是010100100110。7.(101101)2=(45)10=(01000101)8421BCD。第二章逻辑代数基础选择题1.在何种输入情况下,“或非”运算的结果是逻辑1。(C)A.全部输入是1B.任一输入是1C.全部输入是0D.仅一输入是02.在何种输入情况下,“与非”运算的结果是逻辑0。(C)A.全部输入是0B.任一输入是0C.全部输入是1D.仅一输入是03.逻辑代数中,基本逻辑运算是(B)A.异或、同或B.与、或、非C.加减乘除D.与非、或非、与或非4.逻辑代数中,基本逻辑运算是(B)A.与非、或非、与或非B.与、或、非C.交换律、分配律、结合律5.下面逻辑式中,正确的是(B)A.A⊕B=AB+A′B′B.A+AB=AC.(A+B)′=A′+B′D.A+1=A6.下面逻辑式中,正确的是(B)A.A⊕B=AB+A′B′B.(A+B+C)′=A′B′C′C.(ABC)′=A′B′C′D.A+BC=A7.下面逻辑式中,不正确的是(C)A.(A⊕B)′=AB+A′B′B.A+BC=(A+B)(A+C)C.(ABC)′=A′B′C′D.(A+B+C)′=A′B′C′8.关于最简与或式描述正确的是(B)A.和标准与或式是同一个概念B.表达式中乘积项最少,且每个乘积项的变量个数最少C.和最小项之和表达式是同一个概念D.每个函数的最简与或式都是唯一的9.最简与或式的标准是(C)A.表达式中乘积项最多,且每个乘积项的变量个数最多B.表达式中乘积项最少,且每个乘积项的变量个数最多C.表达式中乘积项最少,且每个乘积项的变量个数最少D.表达式中乘积项最多,且每个乘积项的变量个数最多10.下列最小项中哪一项不是ABC′D的相邻项(C)A.ABCDB.A′BC′DC.AB′CD′D.ABC′D′11.逻辑项ABC′D的相邻项是(A)A.ABCDB.A′BCDC.AB′CD′D.ABCD′12.根据A(B+C)=AB+AC,可得A+BC=(A+B)(A+C),其中使用了(D)A.德.摩根定理B.代入定理C.反演定理D.对偶定理13.根据A+AB=A,可得A+ABCD=A,其中使用了(A)A.代入定理B.反演定理C.对偶定理D.德.摩根定理14.(C)是分析和设计数字电路的重要工具,利用它可以把实际问题抽象为逻辑函数来描述,来解决逻辑电路的设计和分析问题。A.卡诺图B.算术代数C.逻辑代数D.组合逻辑15.逻辑函数中的最小项,(B)。A.任何两个不同的最小项乘积为1。B.所有最小项的“和”等于1。C.所有最小项的乘积为1。D.任何两个不同的最小项的“和”为0。16.卡诺图是利用基本公式(A)实现多变量函数化简A.AB+AB′=AB.(A+B)′=A′·B′C.A+A′=1D.A+B=B+A17.(A)是利用基本公式AB+AB’=A实现多变量函数化简A.卡诺图B.逻辑图C.状态转换图D.电路图18.如图所示,函数Y=AB+AB′C+A′BC的卡诺图化简法表示正确的是………(C)A.(a)正确B.(b)正确C.(c)正确D.(d)正确19.如图所示,函数Y=BC+AB′C+ABC′的卡诺图化简法表示正确的是……(C)A.(a)正确B.(b)正确C.(c)正确D.(d)正确判断题1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(√)2.AB+BC+AC可化简为AB+BC。(X)3.B+A′C+A(BC)′可化简为A+B+C。(√)4.A+1=A(X)5.四个“与非”门可组成一个“异或”门(X)6.条件A′BC=0且ABC=0可以写成A′BC+ABC=0(√)7.A′B′C+A′BC=A′C(√)8.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(X)9.异或函数与同或函数在逻辑上互为对偶函数。(√)填空题1.逻辑函数式Y=A(B+C)·1的对偶式是A+BC+0.2.利用反演定理,已知Y=A(B+C),求反函数Y′=A′+B′C′.3.(A+B+C)′=∑m(0)=∏M(1,2,3,4,5,6,7)。第三章门电路选择题1.场效应管包括三极,分别是…………(B)。A.发射极、基极、集电极B.源极、漏极、栅极C.截止区、饱和区、放大区2.晶体三极管包括三极,分别是…………(A)。A.发射极、基极、集电极B.源极、漏极、栅极C.截止区、饱和区、放大区3.TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑“1”………(A)。A.悬空B.通过电阻50Ω接地C.通过电阻510Ω接地D.接地4.TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑“0”的是……(D)A.悬空B.通过电阻2.7kΩ接电源C.通过电阻2.7kΩ接地D.通过电阻510Ω接地5.CMOS集成电路比TTL集成电路具有(B)特点,是目前应用广泛的集成电路之一。A.功耗高B.电压控制、功耗低C.集成度大6.数字器件是利用半导体的(B),按其工艺结构不同分为TTL器件和CMOS器件。A.饱和区B.开关特性C.放大区D.截止区7.74系列TTL电路如下图所示,则图中的输出状态Y为……………………(A)A.高电平B.低电平C.高阻态8.如图所示,该电路图是一个………………………………………(B)A.反相器B.传输门C.漏极开路门D.三态门判断题1.半导体二极管具有单向导电性(√)填空题1.漏极开路门的英文缩写为OD门,集电极开路门的英文缩写为OC门2.数字集成电路中,TTL集成电路采用双极型三极管作为开关器件;CMOS集成电路采用MOS管作为开关器件。3.门电路的输入、输出高电平赋值为1,低电平赋值为0,这种关系称为正逻辑关系。4.门电路的输入、输出高电平赋值为0,低电平赋值为1,这种关系称为负逻辑关系。5.三极管可工作在截止区、放大区和饱和区。第四章组合逻辑电路选择题1.全加器是指…………………………(B)。A.两个同位的二进制相加B.两个同位的二进制数及来自低位的进位三者相加C.两个同位的二进制相与2.半加器是指…………………………(B)。A.两个同位的二进制相与B.两个同位的二进制相加C.两个同位的二进制数及来自低位的进位三者相加3.用四选一数据选择器实现函数Y=A1A0+A1′A0,则………………………(D)。A.D0=D1=1,D2=D3=0B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D2=0,D1=D3=14.组合逻辑电路和时序逻辑电路的最大区别是……………………………(D)。A.电路中晶体管的工作状态B.电路所处理的信号C.构成电路的半导体器件D.电路是否有记忆能力5.组合逻辑电路和时序逻辑电路比较,其差异在于后者………………(B)。A.有时钟信号B.包含存储电路C.输出只与当时输入有关D.输出与当时输入无关6.组合电路中,消除竞争冒险的常用方法有………………………………(D)。A.引入封锁脉冲,引入选通脉冲B.接入滤波电容C.修改逻辑设计增加冗余项D.A,B和C都是7.组合电路的分析是指……………………………………………(C)。A.已知逻辑要求,求解逻辑图的过程B.已知函数表达式,求解逻辑图的过程C.已知逻辑图,求解逻辑功能的过程8.十六路数据选择器,其地址输入(选择控制输入)端有()个………(B)。A.8B.4C.16D.29.四路数据选择器,其地址输入(选择控制输入)端有()个…………(B)A.1B.2C.3D.410.属于组合逻辑电路的部件是………………………………(A)A.译码器B.寄存器C.触发器D.计数器11.在下列逻辑电路中,不是组合逻辑电路的是…………………………(C)A.编码器B.加法器C.寄存器D.译码器12.组合逻辑电路由基本的与、非、或电路组成,不是组合逻辑电路的是(C)A.编码器B.译码器C.计数器D.加法器13.数字集成电路按制造工艺不同分类有双极型TTL和CMOS型,按(A)区分有组合逻辑电路和时序逻辑电路。A.逻辑功能B.制造工艺C.输出结构D.规模大小判断题1.组合逻辑电路中存在竞争不一定存在冒险。……………(√)2.组合逻辑电路结构上的特点是既包含门电路,还包含存储单元。………………(X)3.组合逻辑电路的输出不仅取决于该时刻的输入,还与电路原来的状态有关。…(X)4.中规模集成组合逻辑电路附加的控制端,既可用于控制电路的状态,又可作为输出信号的选通输入端,还能用作扩展电路功能。…(√)5.并行加法器比串行加法器运算速度快。……………………(√)6.设计多位并行加法器时,采用先行进位方法的目的是提高运算速度。………(√)7.由逻辑门构成的电路一定是组合逻辑电路。……………………(X)8.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。…(X)9.8421BCD可直接连接七段显示数码管进行十进制数显示…………………(X)10.组合逻辑电路一定要有记忆单元,可以没有输入逻辑变量…………………(X)11.组合逻辑电路不含有记忆功能的逻辑器件。…………………(√)12.编码是译码的逆过程…………………………………(√)13.组合电路有可能存在竞争-冒险现象………………………(√)14.组合逻辑电路中存在竞争就一定存在冒险。………………………………(X)15.组合逻辑电路设计一定要考虑竞争——冒险现象,因为当两个输入信号同时向相反的逻辑电平跳变时,输出时会产生尖峰脉冲干扰。…………(X)16.四路数据选择器,其地址输入(选择控制输入)端有2个…………………(√)17.并行加法器采用先行进位(并行进位)的目的是简化电路结构。…………(X)18.十六路数据选择器,其地址输入(选择控制输入)端有4个。………………(√)填空题1.根据逻辑功能的不同特点,把数字电路分为两大类,一类为组合逻辑电路,另一类为时序逻辑电路。2.组合逻辑电路由基本的与、或、非门电路组成,可实现逻辑运算功能。3.与普通编码器相对应的是优先编码器;与串行进位加法器相对应的是并行加法器。4.译码是编码的反操作;目前常用的编码器有普通编码器和优先编码器5.8选1的数据选择器,地址线有3条。第五章触发器选择题1.(A)触发器没有时钟

1 / 22
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功