[问:zz168129]MCU自带ADC或DAC的情况下,AGND和AVDD如何接,MCU的AGND管脚是接模拟地还是数字地,同理MCU的AVDD呢?[答:David]AGND接模拟地平面,模拟地平面和数字地平面在MCU下方单点连接。AVDD和DVDD最好分开提供,如果条件受限,DVDD可以由AVDD经过LC滤波得到。[2010-9-910:30:22][问:wutao_0]请问目前ADI公司的高速AD转换器的数字地和模拟地,在芯片内部是否连在一起?如果连在一起的话,电路设计时是否还需要将AD转换器的数字地和模拟地分开,然后再用磁珠选择合适的位置共地呢?[答:Apple]有些是片内连在一起的有些不是,但是不管怎样,外部都需要按照数据手册的指示连接[2010-9-910:30:35][问:goofy_lin]高频信号布线时要注意哪些问题?[答:Ray]1.信号线的阻抗匹配;2.与其他信号线的空间隔离;3.对于数字高频信号,差分线效果会更好;[2010-9-910:30:40][主持人:ChinaECNet]各位听众(网友),上午好!欢迎参加中电网在线座谈。今天,我们有幸邀请到ADI公司的专家就“PCB(印制电路板)布局布线指南”举行在线座谈。在座谈中,您可就您关心的问题与ADI公司的专家在线进行直接、实时的对话交流。中电网衷心希望通过大家的共同努力,不仅能够增进各位听众(网友)对“PCB(印制电路板)布局布线指南”的了解和掌握,而且能够为大家事业的发展带来裨益。[2010-9-910:31:32][主持人:ChinaECNet]我们已经进入问答阶段如果听众想重温演讲或内容可以点击页面上方“在线演示”重看演讲。[2010-9-910:32:18][问:我是菜乌]老师您好,1.在布板时,如果线密,过孔就可能要多,当然就会影响板子的电气性能,请问怎样提高板子的电气性能?2.是不是板子上加的去耦电容越多越好?3.一个好的板子它的标准时什么?[答:Ray]1,对于低频信号,过孔不要紧,高频信号尽量减少过孔。如果线多可以考虑多层板;2,去耦电容需要在合适的位置加合适的值。例如,在你的模拟器件的供电端口就进加,并且需要用不同的电容值去滤除不同频率的杂散信号;3、布局合理、功率线功率冗余度足够、高频阻抗阻抗、低频走线简洁[2010-9-910:34:46][问:lingf]通孔和盲孔对信号的差异影响有多大?应用的原则是什么?[答:David]采用盲孔或埋孔是提高多层板密度、减少层数和板面尺寸的有效方法,并大大减少了镀覆通孔的数量。但相比较而言,通孔在工艺上好实现,成本较低,所以一般设计中都使用通孔。[2010-9-910:38:03][问:ag1943]你好,我想问下在AD电路中,数字地与电源地单端通过零欧姆电阻接在一起,那这个零欧姆电阻课采用普通的0805贴片零欧姆电阻吗?然后数字电源和模拟电源之间通过磁珠或电感接在同一个电源上,那磁珠或电感大小选型时应考虑那些因素?[答:Nicolle]1)可以采用贴片电阻。2)使用磁珠和电感都是为了滤除高频噪声的。不同的磁珠和电感的特性曲线会不同,所以要根据电路里的噪声的实际情况来选择合适的器件。[2010-9-910:38:17][问:doubleneat@163.com]在涉及模拟数字混合系统的时候,有人建议电层分割,地平面采取整片敷铜,也有人建议电地层都分割,不同的地在电源源端点接,但是这样对信号的回流路径就远了,具体应用时应如何选择合适的方法?[答:Ray]如果你有高频20MHz信号线,并且长度和数量都比较多,那么需要至少两层给这个模拟高频信号。一层信号线、一层大面积地,并且信号线层需要打足够的过孔到地。这样的目的是:1、对于模拟信号,这提供了一个完整的传输介质和阻抗匹配;2、地平面把模拟信号和其他数字信号进行隔离;3、地回路足够小,因为你打了很多过孔,地有是一个大平面。谢谢![2010-9-910:39:41][问:QQ303246817]在电路板中,信号输入插件在PCB最左边沿,MCU在靠右边,那么在布局时是把稳压电源芯片放置在靠近接插件(电源IC输出5V经过一段比较长的路径才到达MCU),还是把电源IC放置到中间偏右(电源IC的输出5V的线到达MCU就比较短,但输入电源线就经过比较长一段PCB板)?或是有更好的布局[答:Fei]首先你的所谓信号输入插件是否是模拟器件?如果是是模拟器件,建议你的电源布局应尽量不影响到模拟部分的信号完整性.因此有几点需要考虑(1)首先你的稳压电源芯片是否是比较干净,纹波小的电源.对模拟部分的供电,对电源的要求比较高.(2)模拟部分和你的MCU是否是一个电源,在高精度电路的设计中,建议把模拟部分和数字部分的电源分开.(3)对数字部分的供电需要考虑到尽量减小对模拟电路部分的影响.[2010-9-910:40:24][问:swiki@126.com]在高速信号链的应用中,对于多ASIC都存在模拟地和数字地,究竟是采用地分割,还是不分割地?既有准则是什么?哪种效果更好?[答:Ray]迄今为止,没有定论。一般情况下你可以查阅芯片的手册。ADI所有混合芯片的手册中都是推荐你一种接地的方案,有些是推荐公地、有些是建议隔离地。这取决于芯片设计。谢谢[2010-9-910:41:15][问:QQ303246817]您好!信号从接插件进来PCB电路板,一般进来电路板的信号都会有相对应的调理电路,那么在布局的时候是将处理电路靠近插件中处理之后然后出来的信号给MCU采集,或是可以将处理电路放远一些也没关系?[答:Fei]当然是靠近.[2010-9-910:41:28][问:youki1234]何时要考虑线的等长?如果要考虑使用等长线的话,两根信号线之间的长度之差最大不能超过多少?如何计算?[答:Ray]差分线。计算思路:如果你传一个正弦信号,你的长度差等于它传输波长的一半是,相位差就是180度,这时两个信号就完全抵消了。所以这时的长度差是最大值。以此类推,信号线差值一定要小于这个值。[2010-9-910:44:00][问:lengyuezhu]高速中的蛇形走线,适合在那种情况?有什么缺点没,比如对于差分走线,又要求两组信号是正交的。[答:Nicolle]蛇形走线,因为应用场合不同而具不同的作用:(1)如果蛇形走线在计算机板中出现,其主要起到一个滤波电感和阻抗匹配的作用,提高电路的抗干扰能力。计算机主机板中的蛇形走线,主要用在一些时钟信号中,如PCI-Clk,AGPCIK,IDE,DIMM等信号线。(2)若在一般普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等。如2.4G的对讲机中就用作电感。(3)对一些信号布线长度要求必须严格等长,高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据)。如INTELHUB架构中的HUBLink,一共13根,使用233MHz的频率,要求必须严格等长,以消除时滞造成的隐患,绕线是惟一的解决办法。一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽、线长、铜厚、板层结构有关,但线过长会增大分布电容和分布电感,使信号质量有所下降。所以时钟IC引脚一般都接;端接,但蛇形走线并非起电感的作用。相反地,电感会使信号中的上升沿中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍。信号的上升时间越小,就越易受分布电容和分布电感的影响。(4)蛇形走线在某些特殊的电路中起到一个分布参数的LC滤波器的作用。[2010-9-910:48:01][问:jade2010]请问有没有更详细的关于PCB布线的文档,给我们学习,尤其是配有丰富实例的资料[答:Apple]你可以发邮件到china.support@analog.com索取。[2010-9-910:48:10][问:zhongjru]影响AD采集精度的PCB布线因素有那些?能否简要归纳一下关于AD电路PCB设计的原则?两层板能满足AD采集的PCB布线要求吗?[答:Ray]AD的种类有很多,要具体看。AN-214是介绍高速电路接地的问题。基本原则是,差分输入ADC需要让输入线等长、ADC的模拟数字供电要分开并且做足够的退偶。谢谢。[2010-9-910:48:32][问:happy803]在设计PCB时,如何考虑电磁兼容性EMC/EMI,具体需要考虑哪些方面?采取哪些措施?[答:David]好的EMI/EMC设计必须一开始布局时就要考虑到器件的位置,PCB叠层的安排,重要联机的走法,器件的选择等。例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slewrate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。另外,注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loopimpedance尽量小)以减少辐射,还可以用分割地层的方式以控制高频噪声的范围,最后,适当的选择PCB与外壳的接地点(chassisground)。[2010-9-910:48:34][问:xiaobaozer]请问射频宽带电路PCB的传输线设计有何需要注意的地方?传输线的地孔如何设置比较合适,阻抗匹配是需要自己设计还是要和PCB加工厂家合作?[答:Fei]这个问题要考虑很多因素.比如PCB材料的各种参数,根据这些参数最后建立的传输线模型,器件的参数等.阻抗匹配一般要根据厂家提供的资料来设计[2010-9-910:48:50][主持人:ChinaECNet]各位观众,现在用户提问很踊跃,专家正在逐一回答。请耐心等待您问题的答案,同一问题请不要多次提交。[2010-9-910:49:35][问:wenqing870714]您好!我之前做过一些PCB板,但是一般都是数字信号,对于布线要求低一些,而对于一些高频线路的布线我涉及的很少,我想知道贵公司在高频电路的布线方面是怎么处理的呢?希望能给予详细的解答或提供部分资料信息,非常感谢,同时,也预祝本次讲座圆满成功![答:David]高频电路的布线方面有一些总体上的考虑,资料您可以发信到china.support@analog.com索取,同时芯片的评估板是很好的参考![2010-9-910:50:07][问:sink_luo]在模拟电路和数字电路并存的时候,如一半是FPGA或单片机数字电路部分,另一半是DAC和相关放大器的模拟电路部分。各种电压值的电源较多,遇到数模双方电路都要用到的电压值的电源,是否可以用共同的电源,在布线和磁珠布置上有什么技巧。。[答:Fei]一般不建议这样使用.这样使用会比较复杂,也很难调试.[2010-9-910:50:16][问:瞬间]您好,请问在进行高速多层PCB设计时,关于电阻电容等器件的封装的选择的,主要依据是什么?常用那些封装,能否举几个例子。[答:Ray]0402是手机常用;0603是一般高速信号的模块常用;依据是封装越小寄生参数越小,当然不同厂家的相同封装在高频性能上有很大差异。建议你在关键的位置使用高频专用元件。[2010-9-910:50:32][问:jingjing1815]一般在设计中双面板是先走信号线还是先走地线?[答:Fei]这个要综合考虑.在首先考虑布局的情况下,考虑走线.[2010-9-910:51:44][问:瞬间]您好,请问在进行高速多层PCB设计时,最应该注意的问题是什么?能否做详细说明问题的解决方案。[答:Ray]最应该注意的是你的层的设计,就是信号线、电源线、地、控制线这些你是如何划分在每个层的。一般的原则是模拟信号和模拟信号地至少要保证单独的一层。电源也建议用单独一层。谢谢![2010-9-910:52:15][问:wutao_0]请问时钟线从AD转换器芯片底下穿过再接到管脚上是否会影响AD转换的性能?或者从数