课程介绍课程宗旨学习要求教学特点教学安排基本教学内容考试方法参考书籍SIEEofCUMT课程宗旨建立现代数字电子系统设计的概念;更新传统数字电路的设计观念,建立用PLD器件取代传统TTL器件设计数字电路的思想;更新数字系统设计手段,学会使用硬件描述语言(HDL:HardwareDescriptionLanguage)代替传统的数字电路设计方法来设计数字系统。SIEEofCUMT学习要求了解现代数字电子系统设计与应用技术。熟悉大规模复杂可编程逻辑器件(CPLD)的结构、功能和工作原理。熟悉掌握一种硬件描述语言(AHDL)。掌握数字系统的描述、建立、综合、仿真、测试与应用的方法。基本掌握CPLD开发系统MAXPLUSII的操作与应用。了解CPLD的配置与下载。SIEEofCUMT教学特点理论联系实际,实验与理论并重。以ALTERA公司的CPLD器件为教学样本。介绍用AHDL硬件描述语言进行数字电路与系统的设计方法。使用ALTERA公司的CPLD开发系统。SIEEofCUMT教学安排总学时:40理论课:20实验课:20实验课安排5次实验课,共完成10个实验。SIEEofCUMT基本教学内容第1章电子系统设计概论第2章可编程逻辑器件(SPLD)基础第3章CPLD与FPGA基础第4章ALTERA的CPLD与FPGA器件第5章AHDL语言第6章CPLD/FPGA的配置与下载SIEEofCUMT考试方法半开卷闭卷成绩=考试(60%)+(实验+平时)40%SIEEofCUMT参考书籍教材:《复杂可编程逻辑器件与应用设计》付慧生中国矿业大学出版社参考书:1、《可编程逻辑器件原理、开发与应用》赵曙光西安电子科大出版社2、《CPLD技术与应用》宋万杰西安电子科大出版社3、《大规模可编程逻辑器件与数字系统设计》杨晖北京航天航空大学出版社4、《CPLD数位电路设计发展应用·基础篇、提高篇》林容益台湾全华科技图书股份有限公司第一章电子系统设计概论第一章电子系统设计概论1.1数字系统与数字器件1.2构建数字系统的途径1.3可编程逻辑器件1.4EDA技术SIEEofCUMT1.1数字系统与数字器件数字电子系统:简称为数字系统。是可以完成某种(或多种)特定的、功能不单一的一种电子系统。数字器件:即数字IC芯片。是构成数字系统的基本部件,是数字系统的“元素”或“细胞”。一个数字电子设备(产品),小到一个数字电子钟,大到一台数控车床或超级计算机,都是一个“数字电子系统”。SIEEofCUMT数字系统与数字器件的主要区别数字系统一般应包含某种控制器及受控单元,并且功能不那么单一。并不仅仅只看系统是否相当复杂及芯片集成度的高低。例如:一个大规模集成的数字存储器,它一般只被认为是一个数字器件而非一个数字系统。而一个数字电子钟,虽然该数字钟的芯片集成度并不一定很高,但它却可被认为是一个数字系统。因为数字钟内不仅包含有受控单元(如计数器),也有某种控制器(如分频控制电路、校时、预置电路等)。一个声音处理系统SIEEofCUMT应用中的数字系统芯片SIEEofCUMT数字器件数字器件是构成数字系统的“元素”或“细胞”;标准TTL或CMOS数字集成电路(如各种门电路、计数器、寄存器、译码器等)是数字器件。最简单的逻辑器件是与门、或门、非门(74LS00,74LS04等),在此基础上可实现复杂的时序和组合逻辑功能。近来人们已经能够在单一半导体芯片上设计、制造百万个以上的晶体管,这种高集成度的IC芯片已经开始具备以往一个数字系统的全部特性与功能,这就产生了现代所谓的“单片系统”(SOC,即SystemOnaChip)和SOPC。此时数字器件已发展成为数字系统由于单片系统集成度高、功耗低、功能强大,工作可靠,正受到人们越来越大的重视,今后必将会有光明的发展前景。SIEEofCUMT数字器件SIEEofCUMT焊在电路板上的数字器件SIEEofCUMT给单片机作接口控制的数字芯片SIEEofCUMTSOPC系统SIEEofCUMTSopc系统视频处理算法SIEEofCUMT可编程逻辑器件可编程逻辑器件(PLD--ProgrammableLogicDevice)是一种通用的电子器件,其功能不是固定不变的,而是可根据用户的需要而进行改变,即:可通过编程设计的方法来定义器件的逻辑功能。这颇类似于单片机的特性。PLD与MCU有着基本的不同:MCU是通过软件(指令)来实现预期的功能;PLD是通过内部硬件布线、以硬件来实现预期的功能。所以PLD完成逻辑功能的工作速度比MCU要快得多。SIEEofCUMT1.2构建数字系统的途径1.标准化的中、小规模数字集成电路特点:简单易用、价格低廉,应用广泛,集成度较低,功能受限。一般需要用较多的芯片才能构建一个数字系统,并需要进行大量的芯片间连线,致使系统构成复杂、功耗高、可靠性偏低。标准化的中、小规模数字集成电路是设计数字系统的基本方法之一。SIEEofCUMT2.基于LSI或VLSI的微处理器--如各种通用或嵌入式CPU、MCU(微控制器)及数字信号处理器DSP。LSI--大规模集成电路(LargeScaleIntegration)VLSI--超大规模集成电路(VeryLargeScaleIntegration)SIEEofCUMT使用CPU、MCU及DSP的系统SIEEofCUMT使用CPU、MCU及DSP构建数字系统(续)特点:CPU、MCU、DSP依靠执行指令(软件)可以方便的实现几乎任意的数字逻辑功能,其应用灵活性极强。微处理器一般需要一定的数字接口器件相配合才能有效工作;依靠执行软件来完成数字逻辑功能的工作方法导致其工作速度相对较慢,故在一些需要高速、实时工作的应用场合它们的应用就受到一定的限制。SIEEofCUMT3.基于LSI或VLSI的专用集成电路ASIC特点:需要专门设计/定制,大规模集成。性能强、功耗低、工作可靠性高、保密性高、大批量应用时成本也较低;功能专一且不能改变,不适宜在电子产品的研发阶段予以使用。ASIC分类:按功能的不同可分为:数字ASIC、模拟ASIC及混合型ASIC。总而言之,使用ASIC进行数字系统设计需要较高的开发费用、设计与制造周期也较长。所以ASIC只适合在大批量工业应用的场合中使用。ASIC(ApplicationSpecificIntegratedCircuits)是一种为完成某种特定的电路功能而专门设计、生产的IC器件。SIEEofCUMT4.基于LSI/VLSI的可编程逻辑器件PLDPLD是一种从二十世纪70年代开始发展起来的一种完全由用户自行定义芯片逻辑功能的“通用型”数字器件。它可以看作是半定制ASIC的一个重要分支,也是目前数字电子技术中发展最为迅速的一个领域。芯片厂商将其作为一种通用数字器件进行设计、生产。而用户则可以在相应的EDA开发系统的支持下自行对PLD进行功能定义与设计。SIEEofCUMT4.基于LSI/VLSI的可编程逻辑器件PLD经过用户定义与设计的PLD器件就立即变成了具有用户所要求的特定功能的专用集成电路ASIC。如果设计有误,用户只需修改错误,重新对芯片进行定义配置即可。在这个意义上说,通用型的数字器件PLD可以归之为一种半定制的ASIC。显然这种具有即改即用特性的PLD器件的出现,使现代数字系统的设计与开发进入到了一种崭新的阶段。SIEEofCUMTPLD的特点:由用户自定义器件的功能、大规模集成。设计周期短、设计风险低、应用灵活、系统功能强大、功耗低。用PLD来进行数字系统的开发与设计已成为现代电子设计的一种方向与潮流。SIEEofCUMT百万门级的PLD芯片SIEEofCUMT1.3可编程逻辑器件最早的可编程逻辑器件就是可写入存贮器(PROM),包括:▲可编程只读存贮器(PROM)▲紫外线可擦除的只读存贮器(EPROM)▲电可擦除只读存贮器(EEPROM)由于结构的限制,这类芯片虽然能够完成一些简单的组合逻辑电路功能,但它们一般也只作为存贮器来使用。SIEEofCUMT通用可编程逻辑器件到了20世纪70年代人们研制出了可编程逻辑器件,包括:▲PAL(ProgrammableArrayLogic)可编程阵列逻辑▲PLA(ProgrammableLogicArray)可编程逻辑阵列▲GAL(GeneralArrayLogic)通用阵列逻辑。PAL/PLA/GAL器件的集成度一般都不超过1000门,故被称为简单可编程逻辑器件SPLD(SimpleProgrammab1eLogicDevice)。SIEEofCUMT通用可编程逻辑器件PLA因电路复杂、编程设计较困难,发展缓慢,很少应用。GAL是在PAL的基础上改进设计后问世,至今仍得到广泛应用。这些早期的SPLD器件的一个共同特点是可以实现速度特性良好的数字逻辑功能,是取代74系列逻辑器件的通用数字芯片。但其相对简单的电路结构也使它们只适合完成不是太复杂的数字逻辑功能。SIEEofCUMT为何出现PLD的呢?SIEEofCUMT传统的数字电路设计方法逻辑(布尔)代数是数字电路理论基础数字电路设计的基本方法组合电路设计问题逻辑关系真值表化简(卡诺图)逻辑图时序电路设计列出原始状态转移图和表状态优化状态分配触发器选型求解方程式逻辑图SIEEofCUMT设计方法的局限卡诺图只适用于输入比较少的函数的化简。采用“搭积木”的方法进行设计。必须熟悉各种中小规模芯片的使用方法,从中挑选最合适的器件,缺乏灵活性。设计系统所需要的芯片种类多,且数量很大。SIEEofCUMT传统的数字电路器件使用中、小规模器件设计电路(74、54系列与CD4000、CD4500系列)进行逻辑电路设计。各种门电路(74LS02/04/06)触发器(74LS74)编码器(74LS148)译码器(74LS154)比较器(74LS85)计数器(74LS193)移位寄存器(74LS194)………SIEEofCUMT中小规模器件的局限PLD器件与设计技术的出现改变了这一切!电路板面积很大,芯片数量很多,功耗很大,可靠性低-→应提高芯片的集成度。设计比较困难-→将手工设计方法提升为计算机辅助设计方法(使用EDA设计工具)。电路存储、修改都麻烦-→使用EDA设计工具。SIEEofCUMTPLD出现的背景电路集成度不断提高SSIMSILSIVLSI计算机技术的发展使EDA技术得到广泛应用设计方法的发展自下而上自上而下用户需要设计自己需要的专用电路与器件专用集成电路(ASIC)开发周期长,投入大,风险大。可编程器件(PLD):开发周期短,投入小,风险小。SIEEofCUMTPLD器件的优点PLD集成度高,可以替代多至几千块通用IC芯片极大减小电路的面积,降低功耗,提高可靠性CAD技术的发展提供了完善先进的EDA开发工具提供语言、图形、波形等设计方法,灵活、方便通过仿真工具来验证设计的正确性,提高设计的成功率。可以反复地擦除、编程配置,方便进行设计修改和升级。灵活地定义管脚功能,简化应用。减轻设计工作量,缩短系统开发时间。保密性好。SIEEofCUMT一个PLD芯片:GAL16V8SIEEofCUMT复杂可编程逻辑器件20世纪80年代中期美国Altera公司和Xilinx公司分别推出了类似于PAL结构的扩展型复杂可编程逻辑器件CPLD(ComplexProgrammableLogicDvice)和与标准门阵列结构类似的现场可编程门阵列FPGA(FieldProgrammableGateArray)。CPLD/FPGA的集成度可做得很大(可达几万到几百万门/片),用它可以替代几十至几千块普通的标准数字集成芯片。用这样的CPLD/FPGA实际上就能实现一个数字系统或子系统。这种高功能、高集成度的器件目前在世界范围都受到电子设计人员的广泛关注和普遍欢迎。SIEEo