基于FPGA的基带信号的位同步信号提取(附程序)【毕业设计论文】

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

xxxx学院毕业设计论文题目:基于单片机和FPGA的位同步信号提取专业班级:电子信息工程学生姓名:学号:完成日期:指导教师:评阅教师:2006年6月湖南工程学院应用技术学院毕业设计(论文)诚信承诺书本人慎重承诺和声明:所撰写的《基于单片机和FPGA的位同步信号提取》是在指导老师的指导下自主完成,文中所有引文或引用数据、图表均已注解说明来源,本人愿意为由此引起的后果承担责任。设计(论文)的研究成果归属学校所有。学生(签名)年月日湖南工程学院应用技术学院毕业设计(论文)任务书设计(论文)题目:基于单片机和FPGA的位同步信号提取姓名专业电子信息工程班级0281学号16指导老师刘正青职称实验师教研室主任刘望军一、基本任务及要求:本课题是设计一具有通用性的输入信号的位同步提取系统,系统可以实现10HZ~1MHZ的信号同步。使用单片机进行实时控制现场可编程逻辑门阵列FPGA完成位同步信号提取,通过理论和实验研究,完成硬件电路和软件设计并试制样机,要求完成:1、单片机实时控制FPGA,完成实时频率跟踪测量和自动锁相;2、在FPGA内部,设计完成以下部分:A、全数字锁相环DPLL,主要包含:数控振荡器、鉴相器、可控模分频器B、LED动态扫描电路、FPGA和单片机的数字接口,以完成两者之间的数字传递3、设计辅助电路:键盘、LED;二、进度安排及完成时间:(1)第二周至第四周:查阅资料、撰写文献综述和开题报告;(2)第五周至第六周:毕业实习;(3)第六周至第七周:项目设计的总体框架:各个模块以及各个模块之间的关系确定,各个模块的方案选择与各个模块的所用主要器件的确定;(4)第八周至第十三周:各个模块的主要器件熟悉及相关知识的熟悉;各个模块的具体任务实现:硬件电路、软件编程;(5)第十四周至第十五周:系统的总体仿真与调试(6)第十六周至第十七周:撰写设计说明书;(7)第十八周:毕业设计答辩;目录摘要...........................................................................................................错误!未定义书签。Abstract......................................................................................................错误!未定义书签。引言.........................................................................................................错误!未定义书签。第1章绪论...........................................................................................错误!未定义书签。1.1位同步技术当前的发展..............................................................错误!未定义书签。1.2EDA简介..................................................................................................................31.38051型单片机...........................................................................错误!未定义书签。1.4FPGA器件简介.........................................................................错误!未定义书签。1.4.1FPGA器件的发展..........................................................错误!未定义书签。1.4.2FPGA器件的结构..........................................................错误!未定义书签。1.4.3Altera器件及EPM7064.................................................错误!未定义书签。1.5FPGA开发过程简介.................................................................错误!未定义书签。1.6C语言........................................................................................错误!未定义书签。1.7VerilogHDL................................................................................错误!未定义书签。1.8MAX+PLUSII概述.................................................................错误!未定义书签。第2章系统组成结构.............................................................................错误!未定义书签。2.1单片机模块..................................................................................错误!未定义书签。2.2键盘模块......................................................................................错误!未定义书签。2.3测频、输出显示模块..................................................................错误!未定义书签。2.4数字锁相环(DPLL)模块.............................................................错误!未定义书签。第3章各模块的具体设计及实现.........................................................错误!未定义书签。3.1单片机模块的设计与实现..........................................................错误!未定义书签。3.2键盘模块的设计与实现..............................................................错误!未定义书签。3.2.1设计中问题和解决方法...................................................错误!未定义书签。3.2.2键盘设计的软件设计.......................................................错误!未定义书签。3.3测频、输出显示模块的设计与实现..........................................错误!未定义书签。3.3.1测频部分...........................................................................错误!未定义书签。3.3.1.1测频电路的设计实现............................................错误!未定义书签。3.3.1.2测频模块的软件设计............................................错误!未定义书签。3.3.2显示部分...........................................................................错误!未定义书签。3.3.2.17448芯片介绍........................................................错误!未定义书签。3.4锁相环模块的设计与实现..................................................................错误!未定义书签。3.4.1鉴相器的选择...................................................................错误!未定义书签。3.4.2可编程K可逆计数器的设计..........................................错误!未定义书签。3.4.3I/D线路的设计...............................................................错误!未定义书签。3.4.4可编程N分频器的设计..................................................错误!未定义书签。第4章位同步信号提取系统整体测试.................................................错误!未定义书签。4.1锁相环的仿真与测试..................................................................错误!未定义书签。4.2单片机软件的测试......................................................................错误!未定义书签。4.3系统的整体测试..........................................................................错误!未定义书签。参考文献.....................................................................................................错误!未定义书签。致谢.........................................................................................................错误!未定义书签。附录A单片机软件设计程序...................................................................错误!未定义书签。附录BFPGA芯片内部模块的VerilogHDL设计...............................错误!未定义书签。基于单片机和FPGA的位同步信号提取摘要:本文所设计的位同步系统是使用单片机进行实时控制现场可编程门阵列(FPGA)进行同步的,在此设计中,本文主要做了以下内容:1、单片机实时控制FPGA完成实时频率跟踪测量和自动锁相。2、在FPGA内部,设计有以下两部分:a、全数字锁相环(DPLL),主要包括数控振荡器、鉴相器、可控模N分频器。b、LED动态扫描电路、FPGA和单片机的数据接口,以完成两者之间的数据传递。3、设计辅助电路:键盘、LED显示、信号源等。4、整体测试表明:系统可以实现10Hz到1MHz的

1 / 77
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功