数字电路与逻辑设计复习题一、填空题1.将十进制数转换成等值的二进制数、八进制数、十六进制数。(23.375)10=()2=()8=()162.十进制数74的余3BCD码是。3.逻辑函数BCCDBA))((的对偶式和反演式(用反演规则)分别为:对偶式:;反演式:;4.若采用奇较验方式,信息码为1000101的校验码为0。5.若采用偶较验方式,信息码1101101校验位为1。6.钟控RS触发器的特征方程是Sd+!Rd*Qn,约束条件是(!Sd)=(!Rd)。7.同步RS触发器的特性方程为Qn+1=S+!R*Qn_____;约束方程为RS=0。8.四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0=。9.触发器有个稳态,存储8位二进制信息要个触发器。10.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0=1000。11.OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能12.三态门的三种可能的输出状态是高电平、低电平、高阻态。13.具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为64K*8位。14.具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为8K*8位。15.常用的脉冲单元电路有、、和。16.(2008)10=(0101001100111011)余3BCD。17.若(,,)(0,1,3,5,7)mFABC,则:(F=!A*!B+C)*(,,)FABC1,3,5,(,,)FABC2,4,6。18数字电路按照是否有记忆功能通常可分为组合逻辑电路和时序逻辑电路两类。19.74LS00是TTL类型的门电路,CC4069是CMOS类型的门电路。(选择填TTL或CMOS)20.一数据选择器,A1A0为地址信号,D1=1,D2=1,D0=D3=C;当A1A0=01时,F=1;当A1A0=10时,输出F=1。A1A2=01时,F=D1;A1A2=10时,F=D2;21.共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。二.单项选择题1.属于组合逻辑电路的是()。A.触发器B.全加器C.移位寄存器D.计数器2.下列四个数中最大的数是()A.(198)10B.(001010000010)8421BCD282C.(10100000)2160D.(AF)161753.下图所示是()触发器的状态图。A.SRB.TC.DD.Tˊ4.在下列逻辑电路中,不是组合逻辑电路的是()。A.全加器B.译码器C.寄存器D.编码器5.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。31500/60=525---2^95252^10A.31500B.60C.525D.106.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容()。A.全部改变B.全部为0C.不可预料D.保持不变7.函数F=BA+AB转换成或非-或非式为()A.BABAB.BABAC.AABBD.BABA8.逻辑函数的表示方法中具有唯一性的是()。A.真值表B.表达式C.逻辑图D.卡诺图9.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()A.RS=X0B.RS=0XC.RS=X1D.RS=1X10.同步计数器和异步计数器比较,同步计数器的显著优点是。A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。(异步计数器)11.n个变量的逻辑函数应该有最小项()A.2n个B.n2个C.2n个D.(2n-1)个12.时序逻辑电路的一般结构由组合电路与()组成。A.全加器B.存储电路时序逻辑电路有记忆功能C.译码器D.选择器13.下图所示逻辑图输出为“1”时,输入变量()ABCD取值组合为F=!(AB)⊕CDA.0000B.0101C.1110D.111114.随机存取存储器(RAM)正常工作时具有()功能A.只读B.可读可写C.只写D以上都不对15.下列编码中,常用于表示键盘上的数字、字母和标点符号的编码是()A.ASCII码B.BCD码C.余3码D.格雷码16.2009个0连续同或的结果是()同或是偶函数A.0B.1C.任意D.无法确定异或是奇函数17.优先编码器响应的输入是()A.没有有效输入B.最低级优先有效输入C.所有有效输入D.最高级优先有限输入三、函数化简题(,,,)(0,2,3,8,9,10,12)(1,4,6,11,14)mdFABCD(,,,)(5,6,7,8,9)(10,11,12,13,14,15)mdFABCD四、作图题1、已知CP脉冲,对如图所示电路,画出Q1,Q2的输出波形。设触发器的初始状态为0。2、触发器电路如下图所示,试画出在CP信号作用下触发器Q端的波形。设触发器的初始状态为“0”。CPF1F2Q1Q21Q2Q3.试画出图2(a)所示边沿触发器构成的电路在图2(b)作用下输出端Q1、Q2的工作波形(设初始状态Q1Q2=00)。五、分析题1、分析下图所示电路,要求:写出F1和F2的逻辑表达式,列出真值表,并说明电路功能。2、分析下图所示电路,要求:写出S和C的逻辑表达式,列出真值表,并说明电路功能。图23、试分析下图电路,写出Y0、Y1表达式,说明电路功能。4、由8选1数据选择器CT74151和门电路构成的组合逻辑电路如下图所示,请完成:(1)请写出输出G的逻辑表达式;(2)列出真值表。5、分析如下图所示阵列图,请完成:(1)写出逻辑表达式;(2)列出真值表;(3)说明该阵列图是由ROM构成的什么电路?全加器111ABCFCO地址译码器Y074LS138ABCA2A1A0S12S3S76543210YYYYYYYYY1“1”&&A2A1G—A0END0D1D2D3D4D5D6D7MUXY07ABCGD“1”16、分析如图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,并画出电路的状态图和波形图。JQQKSETCLRJQQKSETCLRCP11Q1YQ2六、设计题1、采用降维法用一片集成8选1数据选择器CT74151和必要的门电路实现逻辑函数:)15,14,13,11,10,8,2,0(),,,(mDCBAF(用A作记图符号)。2、用集成3线-8线译码器CT74LS138和门电路实现一组多输出逻辑函数,并画出逻辑图。1FABAC2FABCABC3FABABC3、已知输入信号A、B、C及输出函数P1,P2的波形如图所示。试列出函数P1,P2的真值表及表达式,并用3-8译码器74LSl38及必要的门电路产生函数P1、P2。4、用4位二进制同步计数器74LS161和必要的门电路采用同步置数法设计一个11进制计数器。要求:简要说明设计思路,并画出逻辑连线图和状态转移图。5、用一块CT74161和必要的门电路实现一可变模值计数器。当A=0时,实现模7计数器;当A=1时,实现摸5计数器。简要说明设计过程。要求采用CO反馈置数。CTTCTPCRD3D2D1D0CT74161CPQ3Q2Q1Q0LDCO6、试用D触发器和门电路设计一个同步模七计数器,其状态图如图所示。111000001010011100101110Q3Q2Q1