各大公司电子类招聘题目精选

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

各大公司电子类招聘题目精选模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)基尔霍夫定理包括两部分,即节点电流方程和回路电压方程。节点电流方程在电流稳恒的条件下,流向节点的各电流的和等于流出节点的各电流的和。也就是说通过节点处的各电流的代数和等于零,即∑I=O。回路电压方程:在任一闭合电路中,电动势的代数和必定等于各段电阻上的电压降的总和,所以在电路中从任一点出发,顺沿任一个回路绕行一圈,其电势变化的代数和等于零,即∑E-∑IR=02、平板电容公式。(未知)(C=εS/4πkd)3、最基本的如三极管曲线特性。(未知)三极管外部各极电压和电流的关系曲线,称为三极管的特性曲线a.输入特性曲线当半导体三极管的集电极与发射极之间的电压VCE为某一固定值时,基极电压VBE与基极电流IB间的关系曲线称为半导体三极管的特性曲线,即b.输出特性曲线当半导体三极管的基极电流IB为某一固定值时,集电极电压UCE与集电极电流IC之间的关系曲线,称为半导体三极管的输出特性曲线,即4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)将放大器的输出信号(电压或电流)送入一个称为反馈网络的附加电路后在放大器的输入端产生反馈信号,该信号与原来的输入信号共同控制放大器的输入。负反馈电路影响:降低增益,提高增益的稳定性,减小非线性失真,增加通频带,改变了放大器的输入电阻Ri和输出电阻Ro对输入电阻ri的影响:串联负反馈使输入电阻增加,并联负反馈使输入电阻减小(串联、并联指输入端的连接方式)。对输出电阻ro的影响:电压负反馈使输出电阻减小,电流负反馈使输出电阻增加(电压、电流指反馈网络取的输出的电压、电流)。5、负反馈种类电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)放大电路对不同频率的放大倍数是不相同的,频率补偿目的就是减小时钟和相位差,使输入输出频率同步,常采用锁相环。7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。频率响应:放大器的输出信号的幅度和相位随输入信号频率的变化。通频带内无频率失真即为稳定。采用负反馈可改善频响曲线。8、给出一个差分运放,如何相位补偿,并画补偿后的波特图。(凹凸)一般对于两级或者多级的运放才需要补偿。一般采用密勒补偿。例如两级的全差分运放和两级的双端输入单端输出的运放,都可以采用密勒补偿,在第二级(输出级)进行补偿。区别在于:对于全差分运放,两个输出级都要进行补偿,而对于单端输出的两级运放,只要一个密勒补偿。9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因)。(未知)放大电路种类:(1)电压放大器:输入信号很小,要求获得不失真的较大的输出压,也称小信号放大器;(2)功率放大器:输入信号较大,要求放大器输出足够的功率,也称大信号放大器。差分电路是具有这样一种功能的电路。该电路的输入端是两个信号的输入,这两个信号的差值,为电路有效输入信号,电路的输出是对这两个输入信号之差的放大。设想这样一种情景,如果存在干扰信号,会对两个输入信号产生相同的干扰,通过二者之差,干扰信号的有效输入为零,这就达到了抗共模干扰的目的。10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)Vic=(Y1+Y2)/2,Vid=Y1-Y2Y1=Vic+Vid/2Y2=Vic-Vid/211、画差放的两个输入管。(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子)13、用运算放大器组成一个10倍的放大器。(未知)14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间。(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RCT时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)16、有源滤波器和无源滤波器的原理及区别?(新太硬件)滤波器是一种频率选择的电路,允许一定范围内的频率通过,对不需要的频率进行抑制。可分为低通、高通、带阻、带通、全通等。有源滤波器是指用晶体管或运放构成的包含放大和反馈的滤波器,Q比较高;无源滤波器是指用电阻/电感/电容等无源元件构成的滤波器。17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、带通、高通滤波器后的信号表示方式。(未知)18、选择电阻时要考虑什么?(东信笔试题)电阻值、耐压值、功率、电阻的大小(外形尺寸)、允许通过的最大电流等。19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N管,为什么?(仕兰微电子)用N管。N管传递低电平,P管传递高电平。N管的阈值电压为正,P管的阈值电压为负。在N管栅极加VDD,在漏极加VDD,那么源级的输出电压范围为0倒VDD-Vth,因为N管的导通条件是VgsVth,当输出到达VDD-Vth时管子已经关断了。所以当栅压为VDD时,源级的最高输出电压只能为VDD-Vth。这叫阈值损失。N管的输出要比栅压损失一个阈值电压。因此不宜用N管传输高电平。P管的输出也会比栅压损失一个阈值。同理栅亚为O时,P管源级的输出电压范围为VDD倒|Vth|。因此不宜用P管传递低电平。20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点。(仕兰微电子)22、画电流偏置的产生电路,并解释。(凹凸)23、史密斯特电路,求回差电压。(华为面试题)史密斯特触发器非门,当输入由低到高变化(输出由高到低)的门限电压为VT+,当输入由高到低变化(输出由低高低)的门限电压为VT-,VT+VT-,而一般门VT+=VT-,史密斯特触发器输入比普通门输入具有更好的噪声抑制性。回差电压=VT+-VT-24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)(华为面试题)T=1/f25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)LC振荡电路主要用来产生高频正弦波信号,电路中的选频网络由电感和电容组成。常见的LC正弦波振荡电路有变压器反馈式、电感三点式和电容三点式。它们的选频网络采用LC并联谐振回路。图1LC并联谐振回路图2变压器反馈式LC振荡电路图3电感三点式振荡电路26、VCO是什么,什么参数(压控振荡器?)(华为面试题)27、锁相环有哪几部分组成?(仕兰微电子)锁相,顾名思义,就是将相位锁住,把频率锁定在一个固定值上。锁相环,就是将相位锁定回路。锁相环由相位检测器PD+分频器+回路滤波器+压控振荡器VCO,等组成。锁相环的工作原理:1、压控振荡器的输出经过采集并分频;2、和基准信号同时输入鉴相器;3、鉴相器通过比较上述两个信号的频率差,然后输出一个直流脉冲电压;4、控制VCO,使它的频率改变;5、这样经过一个很短的时间,VCO的输出就会稳定于某一期望值。28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)32、微波电路的匹配电阻。(未知)33、DAC和ADC的实现各有哪些方法?(仕兰微电子)ADC:分为采样、量化、编码三个步骤,有逐次逼近式,并行式,子区式。DAC:电流加权型、电阻加权型、电流电阻加权型34、A/D电路组成、工作原理。(未知)35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了。(未知)数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)异步电路:电路核心逻辑有用组合电路实现异步时序电路的最大缺点是容易产生毛刺。不利于器件移植不利于静态时序分析(STA)、验证设计时序性能。同步时序电路:电路核心逻辑是用各种触发器实现电路主要信号、输出信号等都是在某个时钟沿驱动触发器产生的同步时序电路可以很好的避免毛刺利于器件移植利于静态时序分析(STA)、验证设计时序性能。2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。3、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑,即两个输出端(包括两个以上)直接互连就可以实现“AND”的逻辑功能。在总线传输等实际应用中需要多个门的输出端并联连接使用,而一般TTL门输出端并不能直接并接使用,否则这些门的输出管之间由于低阻抗形成很大的短路电流(灌电流),而烧坏器件。在硬件上,可用OC门或三态门(ST门)来实现。用OC门实现线与,应同时在输出端口应加一个上拉电阻。三态门(ST门)主要用在应用于多个门输出共享数据总线,为避免多个门输出同时占用数据总线,这些门的使能信号(EN)中只允许有一个为有效电平(如高电平),由于三态门的输出是推拉式的低阻输出,且不需接上拉(负载)电阻,所以开关速度比OC门快,常用三态门作为输出缓冲器。4、什么是Setup和Holdup时间?(汉王笔试)建立时间(tsu)是指在触发器的时钟上升沿到来以前,数据稳定不变的时间。如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(th)是指在触发器的时钟上升沿到来以后,数据稳定不变的时间。如果保持时间不够,数据同样不能被打入触发器。数据稳定传输必须满足建立时间和保持时间的要求,否则电路就会出现逻辑错误。5、setup和holdup时间,区别.(南山之桥)6、解释setuptime和holdtime的定义和在时钟信号延迟时的变化。(未知)7、解释setup和holdtimeviolation,画图说明,并说明解决办法。(威盛VIA试题)Setup/holdtime是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setuptime.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果holdtime不够,数据同样不能被打入触发器。建立时间(SetupTime)和保持时间(Holdtime)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。8、时钟周期为T,触发器D1的寄存器到输出时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。T3setupT+T2max,T3holdT1min+T2min9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现

1 / 22
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功