杭州电子科技大学计算机学院实验报告实验项目:课程名称:计算机组成原理与系统结构设计姓名:学号:同组姓名:学号:实验位置(机号):自己的笔记本实验日期:指导教师:实验内容(算法、程序、步骤和方法)一、实验目的(1)掌握灵活应用VerilogHDL进行各种描述与建模的技巧和方法。(2)学习在ISE中设计生成M恶魔人员IP核的方法。(3)学习存储器的结构及读写原理,掌握存储器的设计方法。二、实验仪器ISE工具软件三、步骤、方法在实验三~六的基础上,编写CPU模块,实现8条指定的R型指令。(1)启动ISE工具软件,选择File-NewProject,输入工程名shiyan8,默认选择后,点击Next按钮,确认工程信息后点击Finish按钮,创建一个完整的工程(2)新建一个工程,将实验三实现的ALU模块,实验四实现的寄存器模块,实验七实现的指令存储器和取指令模块的*v文件复制到工程目录下,并添加到工程中。(3)修改寄存器模块,以使r0内容恒置全零且只读。(4)复制实验七的指令存储器模块的ipcore_dir目录至新工程,并添加ROM_B.xco文件;再修改ROM_B的初始化关联文件为新工程下的*.coe文件。(7)同样类似创建shiyan8的CPU模块,完成创建后。编辑程序源代码,引用ALU模块、寄存器堆模块,取指令模块实例。并定义一组信号将各模块有序连接。然后编译。并进行运行,观察是否正确。(9)在工程管理区将View类型设置成Simulation,在任意位置右击,选择NewSource命令,选择VerilogTestFixture选项。点击Next,点击Finish,完成。编写实shiyan8的仿真代码,观察仿真波形,如果验证逻辑有误,则修改代码,重新编译,仿真,直至正确。(10)由于实验八并未链接实验板,所以后面的链接实验板的步骤此处没有。操作过程及结果一,操作过程实验过程和描述:1、PC模块modulepc(inst_code,clk,reset,PC,PC_new);inputclk;outputwire[31:0]inst_code;inputreset;outputreg[31:0]PC;output[31:0]PC_new;assignPC_new=PC+4;romFA0(clk,PC[7:2],inst_code);always@(posedgeclkorposedgereset)beginif(reset)beginPC=32'H00000000;endelsebeginPC=PC_new;endend2、ROM模块modulerom(clk,addr,douta);inputclk;input[7:2]addr;output[31:0]douta;rom_ayour_instance_name(.clka(clk),//inputclka.addra(addr[7:2]),//input[5:0]addra.douta(douta)//output[31:0]douta);Endmodule3译码器模块moduleyimaqi(OP,func,write_reg,ALU_OP);input[5:0]OP;input[5:0]func;outputregwrite_reg;outputreg[2:0]ALU_OP;always@(*)beginif(OP==6'b000000)begincase(func)6'b100000:ALU_OP=3'B100;6'b100010:ALU_OP=3'B101;6'b100100:ALU_OP=3'B000;6'b100101:ALU_OP=3'B001;6'b100110:ALU_OP=3'B010;6'b100111:ALU_OP=3'B011;6'b101011:ALU_OP=3'B110;6'b000100:ALU_OP=3'B111;endcasewrite_reg=(func==0)?1'b0:1'b1;endendendmodule4、寄存器模块modulejicunqidui(R_Addr_A,R_Addr_B,Clk,W_Addr,W_Data,R_Data_A,R_Data_B,Reset,Write_reg);inputClk,Reset;inputwireWrite_reg;inputwire[4:0]R_Addr_A;inputwire[4:0]W_Addr;inputwire[4:0]R_Addr_B;inputwire[31:0]W_Data;reg[31:0]REG_Files[31:0];outputwire[0:31]R_Data_A;outputwire[0:31]R_Data_B;integeri=0;always@(posedgeClkorposedgeReset)beginif(Reset)beginfor(i=0;i=31;i=i+1)REG_Files[i]=32'b0;endelsebeginif(Write_reg)REG_Files[W_Addr]=W_Data;endendassignR_Data_A=REG_Files[R_Addr_A];assignR_Data_B=REG_Files[R_Addr_B];Endmodule5、ALUmoduleALU(A,B,ALU_OP,F,ZF,OF);input[31:0]A;input[31:0]B;input[2:0]ALU_OP;outputregZF,OF;regOF1,OF2;outputreg[31:0]F;always@(*)begincase(ALU_OP)3'b000:beginF=A&B;ZF=(F==32'b0)?1:0;end3'b001:beginF=A|B;ZF=(F==32'b0)?1:0;end3'b010:beginF=A^B;ZF=(F==32'b0)?1:0;end3'b011:beginF=~(A|B);ZF=(F==32'b0)?1:0;end3'b100:begin{OF1,F}=A+B+0;ZF=(F==32'b0)?1:0;OF=OF1^F[31];end3'b101:begin{OF2,F}=A+(~B)+1;ZF=(F==32'b0)?1:0;OF=OF2^F[31];end3'b110:beginF=AB?1:0;ZF=(F==32'b0)?1:0;end3'b111:beginF=(BA);ZF=(F==32'b0)?1:0;endendcaseendendmodule仿真代码实验8的仿真forever#50clk=~clk;寄存器堆的仿真#100;Clk=1;Reset=0;R_Addr_A=0;R_Addr_B=0;W_Addr=5'b00001;Write_reg=1;W_Data=32'h1111_1111;#100;Clk=0;Reset=0;R_Addr_A=0;R_Addr_B=0;W_Addr=5'b00001;Write_reg=1;W_Data=32'h1111_1111;#100;Clk=1;Reset=0;R_Addr_A=0;R_Addr_B=0;W_Addr=5'b00010;Write_reg=1;W_Data=32'h2222_2222;#100;Clk=0;Reset=0;R_Addr_A=5'b00001;R_Addr_B=5'b00010;W_Addr=0;Write_reg=0;W_Data=0;#100;Clk=0;Reset=1;R_Addr_A=5'b00001;R_Addr_B=5'b00010;W_Addr=0;Write_reg=0;W_Data=0;RTL图二、结果思考题:序号指令执行结果标志结论100000827FFFFFFFF00正确20001102b0000000100正确3004218200000000200正确4006220200000000300正确5008328200000000500正确600a330200000000700正确7004638040000000E00正确800a648200000700000正确901264004FFFF8FFF00正确1000284826FFFF8FFE00正确110121502000006FF200正确1201075822FFFF900E00正确1300e86022FFFF800E00正确14012c6824FFFF9FFF00正确15012c70250000000F00正确1600c77825FFFFFFF000正确实验体会其实在做这个实验八——实现R型指令的CPU设计实验时,我们可以看到其实实验八就是前面这些实验的集合和总结,在实验八的CPU模块中,调用了实验三的ALU模块,实验四的寄存器堆模块,实验七的取指令模块。它将这些模块进行了互联,并添加了指令译码与控制部件。其实编写实验八的过程也就是将前面所有的实验进行一次应用和巩固的过程。当然了,在这个实验中同样涉及到了IP核的应用。在这个实验八编写完成后,我收获了很多。指导教师评议实验步骤写的时候,最好自己按照所做步骤写,二人不要一模一样。成绩:指导教师签名: