PCIE接口的设计与应用主要内容PCIE概述PCIE与SRIO的比较C6000DSP的PCIE接口硬件设计PCIE地址空间的配置PCIE接口的初始化PCIE接口的数据传输及其带宽测试基于PCIE互联的系统实例1.PCIE概述PCIExpress,采用高速串行的物理层,沿用了现有的PCI编程概念及通讯标准,只需修改物理层而无须修改软件就可将现有PCI系统转换为PCIe。;1.PCIE概述PCIExpress与PCI2.3,PCI-X的比较:1.PCIE概述PCIExpress协议组成:会话层,数据交换层物理层1.PCIE概述物理层1x,2x,4x,8x,16x,32x,8B/10B编码每个1x为两对差分线,1收1发,全双工PCIe设备之间的链接将使用两设备中较少通道数的作为标准PCIe卡能在同一数据传输通道内传输包括中断在内的全部控制信息1.PCIE概述链路层交换层信息包(TransactionLayerPackets,TLPs),按32位循环冗余校验码CRC)进行数据保护;采用AckandNaksignaling协议的信息包:TLPs能通过LCRC校验和连续性校验的称为Ack(命令正确应答);没有通过校验的称为Nak(没有应答)。数据链接层信息包(DataLinkLayerPacket,DLLP)两个互连设备的交换层之间的流控制信息和实现电源管理功能。1.PCIE概述交换层SplitTransactions&credit-basedflowcontrol1.PCIE概述基于PCIE互联的PC结构1.PCIE概述支持PCIE的器件处理器TI:C66XXilinx:V5,V6,SP6等;Freescale:PPCSwitchPLX:PEX8749,PEX8696,PEX8548等IDT:89H12NT12G2,89H48H12G2等1.PCIE概述支持PCIE接口的器件BridgePLX:PEX8112PCIetoPCIPEX8114PCIetoPCI-XUSB2380PCIetoUSBOXPCIe952PCIetoUARTsIDT:TSI721PCIE-SRIO主要内容PCIE概述PCIE与SRIO的比较C6000DSP的PCIE接口硬件设计PCIE地址空间的配置PCIE接口的初始化PCIE接口的数据传输及其带宽测试基于PCIE互联的系统实例2.PCIE与SRIO的比较(特点)2.PCIE与SRIO的比较(系统性能)2.PCIE与SRIO的比较(可扩展性1)2.PCIE与SRIO的比较(可扩展性2)2.PCIE与SRIO的比较(错误处理1)2.PCIE与SRIO的比较(错误处理2)主要内容PCIE概述PCIE与SRIO的比较C6000DSP的PCIE接口硬件设计PCIE地址空间的配置PCIE接口的初始化PCIE接口的数据传输及其带宽测试基于PCIE互联的系统实例3.C6000DSP的PCIe硬件接口设计C66xPCIe接口简介符合PCIE规范2.0标准;支持RootComplex(RC)andEndPoint(EP)两种模式支持Gen1(2.5Gbps)andGen2(5.0Gbps);只能作为1个1x或者2x端口使用;支持32bits或者64bits地址空间;输出包最大有效字节数为128B,输入最大256B;3.C6000DSP的PCIe硬件接口设计C66XPCIe外设结构3.C6000DSP的PCIe硬件接口设计C66xPCIe管脚与互联3.C6000DSP的PCIe硬件接口设计基于PCIe互联的5C6678板卡256MBDDR3SDRAMTMS320C6678(@1GHz)TMS320C6678(@1GHz)TMS320C6678(@1GHz)256MBDDR3SDRAM256MBDDR3SDRAM256MBDDR3SDRAM16MBNORFlash16MBNORFlash16MBNORFlash16MBNORFlashEMIF16DDR3-800EMIF16EMIF16EMIF16SRIOSRIOSRIOSRIOHyperlink1x@3.125Gps1x@3.125Gps1x@3.125Gps1x@3.125GpsHyperlinkHyperlinkHyperlink4x@6.25Gbps4x@6.25GbpsPCIEPCIEPCIEPCIE2x@2.5Gbps2x@2.5GbpsEMACSwitchEMACSwitchEMACSwitchEMACSwitchFPGA1x@3.125GpsControlBusSRIO1x@3.125GpsTMS320C6678(@1GHz)TMS320C6678(@1GHz)EMACSwitchPCIE2x@2.5GbpsHyperlink256MBDDR3SDRAM16MBNORFlashEMIF16DDR3-800DDR3-800DDR3-800DDR3-800ConfigurationDSP1DSP2DSP3DSP4DSP5PowerClock主要内容PCIE概述PCIE与SRIO的比较C6000DSP的PCIE接口硬件设计PCIE地址空间的配置PCIE接口的初始化PCIE接口的数据传输及其带宽测试基于PCIE互联的系统实例4.PCIE地址空间的配置PCIe地址与DSP内部地址之间的转换4.PCIE地址空间的配置PCIe出口地址转换4.PCIE地址空间的配置PCIe出口地址转换举例4.PCIE地址空间的配置PCIe入口地址转换4.PCIE地址空间的配置PCIe入口地址转换举例主要内容PCIE概述PCIE与SRIO的比较C6000DSP的PCIE接口硬件设计PCIE地址空间的配置PCIE接口的初始化PCIE接口的数据传输及其带宽测试基于PCIE互联的系统实例5.PCIE接口的初始化见初始化程序6.PCIE接口的数据传输及其带宽测试主要内容PCIE概述PCIE与SRIO的比较C6000DSP的PCIE接口硬件设计PCIE地址空间的配置PCIE接口的初始化PCIE接口的数据传输及其带宽测试基于PCIE互联的系统实例8基于SRIO互联的系统实例图像处理子系统—实物照片8基于SRIO互联的系统实例图像处理子系统—原理框图256MBDDR3SDRAMTMS320C6678(@1GHz)TMS320C6678(@1GHz)TMS320C6678(@1GHz)256MBDDR3SDRAM256MBDDR3SDRAM256MBDDR3SDRAM16MBNORFlash16MBNORFlash16MBNORFlash16MBNORFlashEMIF16DDR3-800EMIF16EMIF16EMIF16SRIOSRIOSRIOSRIOHyperlink1x@3.125Gps1x@3.125Gps1x@3.125Gps1x@3.125GpsHyperlinkHyperlinkHyperlink4x@6.25Gbps4x@6.25GbpsPCIEPCIEPCIEPCIE2x@2.5Gbps2x@2.5GbpsEMACSwitchEMACSwitchEMACSwitchEMACSwitchFPGA1x@3.125GpsControlBusSRIO1x@3.125GpsTMS320C6678(@1GHz)TMS320C6678(@1GHz)EMACSwitchPCIE2x@2.5GbpsHyperlink256MBDDR3SDRAM16MBNORFlashEMIF16DDR3-800DDR3-800DDR3-800DDR3-800ConfigurationDSP1DSP2DSP3DSP4DSP5PowerClock预处理子系统—原理框图