安康学院电子技术课程设计报告书课题名称:数字电子钟的设计姓名:薛挺学号:2011222430院系:电子与信息工程系专业:电子与信息工程指导教师:崔智军陈颖时间:2013年6月24课程设计项目成绩评定表电子与信息工程系2013年6月设计项目成绩评定表一、设计任务及要求:1、设计任务:设计一个数字电子钟。2、要求:1、电子时钟能够显示“时”、“分”、“秒”。2、能够实现对“时”、“分”、“秒”的校时。指导教师签名:年月日二、指导教师评语:指导教师签名:年月日三、成绩评定:指导教师签名:年月日四、系部意见:系部盖章:年月日课程设计报告书目录电子与信息工程系2013年6月设计报告书目录一、设计目的.........................................................................................................1二、设计思路.........................................................................................................1三、设计过程.........................................................................................................13.1、系统方案论证..........................................................................................................13.2、模块电路设计..........................................................................................................2四、系统调试与结果.............................................................................................5五、主要元器件与设备.........................................................................................6六、课程设计体会与建议.....................................................................................66.1、设计体会..................................................................................................................66.2、设计建议..................................................................................................................7七、参考文献.........................................................................................................7数字电子钟的设计1电子与信息工程系2013年6月一、设计目的1、熟悉集成电路的引脚安排。2、掌握芯片的逻辑功能及使用方法。3、了解面包板结构及其接线方法。4、了解数字电子钟的组成及工作原理。5、熟悉数字电子钟的设计与制作。二、设计思路1、设计秒信号发生器电路。2、设计秒、分、时计数器电路。3、设计秒、分、时校正电路。三、设计过程3.1、系统方案论证数字电子钟总体方框图如图1所示。图其工作原理为:接通电源后,秒计数到六十后,对“分计数器”送入一个脉译码、显示译码、显示译码、显示24进制计数器六十进制计数器六十进制计数器校时校分校秒校时控制校分控制晶体振荡器校秒控制分频器图1数字电子钟的原理框图数字电子钟的设计2电子与信息工程系2013年6月冲,进行分计数,分计数到六十后,,对“时计数器”送入一个脉冲,“时计数器”是24进制计数器,实现对一天24小时计数。电子钟的显示由计数器、译码器经数码管实现。校时电路分为秒校时、分校时和秒校时,分别由开关控制。3.2、各部分电路设计秒信号发生电路如图2所示。该电路工作原理:秒脉冲发生器主要由555定时器和一些电阻电容构成原理是利用555定时器的特性�通过电容的充放电使VC在高�低电平之间转换其中555定时器的高、低电平的门阀电压分别是2/3VCC和1/3VCC,当电容器充电使VC的电压大于2/3VCC则VC就为高电平,然而由于反馈作用又会使电容放电,当VC小于1/3VCC时,VC就为低电平,同样由于反馈作用又会使电容充电。通过555定时器的这一性质我们就可以通过计算使他充放电的周期刚好为1S,这样我们就会得到1HZ的信号。由于我们要得到1HZ的信号,所以我们就可以通过555定时器充放电一次所需的时间的公式,将那时间设为1S,然后设定两个电阻计算出另外那个电容值,在设定电阻值时我们要记住将电阻值设为比较常用的那种电阻值,得到的电容值也尽可能让它是比较普遍使用的,这样就避免了在实际组装过程中很难买到当初设定的那电阻和计算出的电容。10kOhm=RA,62kOhm=RB,10uF=C,经图2秒信号发生电路U13LM555CMGND1DIS7OUT3RST4VCC8THR6CON5TRI2VCC5VR110kΩR262kΩC110uFC210uF321VCCGNDXSC2ABCDGTGND4数字电子钟的设计3电子与信息工程系2013年6月公式:可得近似为1HZ。二十四进制计数器电路如图3所示利用2片74ls90芯片构成24进制计数器。一片构成二进制计数器,一片构成四进制计数器。由于74ls90芯片清零是由两个清零端控制的,所以当第24个脉冲到来时,第一片74ls90芯片的QB为高电平,第二片74ls90芯片的Qb为高电平,让第一片74ls90芯片的QB与两片芯片的Ro1相连,让第二片74ls90芯片的QC与两片芯片的Ro2相连,当第24个脉冲到来时就会进行异步清零。如此循环就会构成24进制计数器。当清零开关接低电平时,计数器正常工作,当清零开关接高电平时,计数器处于清零状态。U3DCD_HEX_DIG_GREENU4DCD_HEX_DIG_GREENU174LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5U274LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5161514131211109VCC5VJ6Key=SpaceGNDJ1Key=SpaceGND1GNDGNDVCC清零开关脉冲开关图3二十四进制计数器电路CRBRAf243.1数字电子钟的设计4电子与信息工程系2013年6月六十进制计数器电路如图4所示利用2片74ls90芯片连接成一个六十进制电路,电路可从0—59显示,第一片74ls90芯片构成10进制计数器,第二片74ls90芯片构成6进制计数器。74ls90具有异步清零功能。在第一片74ls90构成的十进制计数器中,当第十个脉冲时,此时他的四级触发器的状态为“1001”,这时他就会自动清零,同时给二片74ls90构成的6进制计数器进一,第六个脉冲进位到来时,此时第二片74ls90芯片的触发器的状态为“0110”,这时QB,QC均为高电平,将QB与R相连,将Ro2与Qc相连,就会进行异步清零。如此循环就会构成60进制计数器。4.校准电路清零开关脉冲开关图4六十进制计数器电路U9DCD_HEX_DIG_GREENU1074LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5U11DCD_HEX_DIG_GREENU1274LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC53865421VCC5VJ6Key=SpaceGNDGNDJ1Key=SpaceGNDVCC9GND7图5校准电路接进位输入端端接进位输出端U17A74F00DU18A74F00DU19A74F00DVCC5VVCC5VR547kΩR647kΩJ2Key=SpaceJ5Key=SpaceVCC5432VCC6GNDGND数字电子钟的设计5电子与信息工程系2013年6月数字钟电路由于秒信号的精确性和稳定性不可能坐到完全准确无误,又因为电路中其他的原因数字钟总会产生走时误差的现象。所以,电路中就应该有校准时间功能的电路。在这次设计中教时电路用的是一个RS基本触发器的单刀双置开关,每搬动开关一次产生一个计数脉冲,实现校时功能。利用两个六十进制和一个二十四进制连接成一个时、分、秒进位的电路总图,如图6所示。四、系统调试与结果1、用示波器观察晶体振荡器分频后获得的秒脉冲信号;2、计数器的清零控制端接高电平,看数码管闲事是否为零;3、计数器的清零端接低电平,打开校准电路的开关S1、S2、S3,看数码管显示的数字是否都是对秒脉冲进行计数;U3DCD_HEX_DIG_GREENU4DCD_HEX_DIG_GREENU174LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5U274LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5341658U8DCD_HEX_DIG_GREENU574LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5U6DCD_HEX_DIG_GREENU774LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5U9DCD_HEX_DIG_GREENU1074LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5U11DCD_HEX_DIG_GREENU1274LS90DQA12QB9QD11QC8INB1R916R927R012INA14R023GND10VCC5242221201817161514111091327VCC5V19U13LM555CMGND1DIS7OUT3RST4VCC8THR6CON5TRI2VCC5VR12MΩR21kΩC147nFC210nF272625VCCU14A74F00DU15A74F00DU16A74F00DVCC5VR347kΩR447kΩS2Key=SpaceGNDJ1Key=Space38363534VCCGND2923U17A74F00DU18A74F00DU19A74F00DVCC5VR547kΩR647kΩS1Key=SpaceGNDJ5Key=Space4342414039VCCGND1230VCC5VVCCVCC5VVCCJ6Key=SpaceGNDGNDVCCJ3Key=Space373128S3Key=A3233图6电路总图数字电子钟的设计6电子与信息工程系2013年6月4、计数器的清零端接地,断开校准电路和计数器的连接,把秒脉冲直接加到秒计数器的输入端,看秒和分计数器是否为60进制计数,时计数器是否为24进制计数;5、电路重新连接好,计数器清零端接地,调试整个电路,知道时钟能够准确计时、校准。五、主要元器件与设备电路主要元器件如图表1所示表1元器件清单元器件数量