5.4触发器的逻辑功能5.3触发器的电路结构与工作原理第五章锁存器和触发器5.1双稳态存储单元电路5.2锁存器1.有两个稳定状态(0,1)。2.能接受和存储信号。锁存器和触发器是构成时序电路的存储单元。锁存器和触发器是双稳态电路,具有功能:一、双稳态概念5.1双稳态存储单元电路11G1G2二、双稳态存储单元电路1、电路结构:稳态0稳态1介稳态QQ5.2锁存器锁存器是一种对脉冲电平敏感的存储单元电路。触发器是一种对脉冲边沿敏感的存储单元电路。一、SR锁存器锁存器与触发器的不同点:1、基本SR锁存器QSR功能Q功能表01置01010置1011100不定00保持不变不变逻辑符号:QQSR约束条件:SR=05.2锁存器由NMOS管构成的基本SR锁存器+VGG+VDDQQRST1T4T2T3T5T6逻辑符号:QQSR波形分析:RSQQ5.2锁存器5.2锁存器由与非门构成的基本SR锁存器QSRQ逻辑符号QSR功能Q功能表01置10110置01011不变不变保持00不定11RS约束条件:1RS5.2锁存器2、逻辑门控SR锁存器&11&RSEQQG1G2G4G3E=0,G3G4门锁住,锁存器锁住,Q保持;E=1,G3G4门打开,锁存器打开,SR信号传输给基本SR锁存器。G1G2构成基本SR锁存器,G3G4两个控制门,E为锁存器使能输入端。约束条件:SR=0QQ1S1RC1CPERS逻辑符号SRCPQQ5.1触发器的电路结构与工作原理QQ1S1RC1CP画波形:EE5.2锁存器1、逻辑门控D锁存器逻辑符号一、D锁存器&11&RSEQQG1G2G4G3&11&DEQQG1G2G4G31EDQ功能0X不变保持100置0111置1功能表1DQEDC1Q5.2锁存器2、传输门控D锁存器逻辑符号功能表1DQEDC1Q1TG1TGTG2TG1G1G2CCCCDQQ11G3G4CCEETG1TG2DQ功能0截止导通X不变保持1导通截止00置01导通截止11置1波形分析:5.2锁存器ED1DQEDC1QD锁存器的动态特性3、八位锁存器集成电路5.2锁存器74CHT3731DQ0ED01C11DQ1ED11C1C11DQ7ED71C1C11C111LEOE0,1OELE数据D输入锁存器内部并从Q端输出。1,1OELE数据D输入锁存器内部,但Q输出端为高阻态。0,0OELE数据D不能输入到锁存器内部,Q端输出原来的数据