第1页共16页数字电子技术练习一、填空题1.A偶数个AAA①。2.逻辑函数F=A+B+CD的反函数F=①,对偶式为②。3.D触发器的特征方程为①,JK触发器的特征方程为②。4.构造一个模10计数器需要①个状态,②个触发器。5.将JK触发器的J端和K端连在一起,就得到了①触发器。6.①型触发器克服了空翻现象。7.74LS290的清零端是异步清零,则下图构成①进制计数器。1.①02.①)(DCBA②)(DCBA3.①DQn1②nnnQKQJQ14.①10②45.①T6.①边沿7.①641.进制转换(31)10=①2=②16。2.逻辑函数的表示方法有①、卡诺图、函数式、②和波形图。3.RS触发器的特性方程是:①,T触发器的特性方程1nQ②。4.下图(a)、(b)所示的组合逻辑电路,已知(a)中为TTL门电路,(b)中为OC门,它们的输出表达式Y1=①,Y=②。(a)(b)5.译码集成电路74LS138的地址码有①个,译码输出端的个数有②个。6.某加计数器是由74LS161构成的十进制计数器,设初始状态Q3Q2Q1Q0=0000,当采用同步归零方式时其最后一个状态是①,当采用异步归零方式时其最后一个状态是②。1.①11111②1F2.①真值表②逻辑图(可对调)3.①0,1RSQRSQnn②nnQTQT4.①A②CDABCDAB或5.①3②86.①1001②1010CP1Q0Q1Q2Q3CP1CPCP074LS290(个位)Q0Q1Q2Q3CP074LS290(十位)S9AS9BR0AR0BS9AS9BR0AR0B&1.进制转换:(13.8125)10=①2,(1F)16=②2。2.公式定理:BAA①,BCCAAB②。3.在组合逻辑电路中,当一个门电路同时输入两个向相反方向变化的互补信号时,可能出现①现象;消除这种现象比较好的方法是②。4.代码与进制:(29)10的8421BCD码是①BCD,化成二进制数=②2。5.D触发器的特性方程1nQ①,JK触发器的特性方程1nQ②。6.最小项的相关定理:所有的最小项之和等于①,任意两项最小项的与等于②。1.①1101.1101②111112.①A+B②CAAB3.①竞争冒险②修改逻辑设计增加冗余项4.①(00101001)②111015.①D②nnQKQJ6.①1②01.代码与进制:(29)10的8421BCD码是①BCD,化成八进制数=②8。2.只考虑两个一位二进制数的相加而不考虑来自低位进位数的运算电路称为①。3.在优先编码器中,是优先级别①的编码输入排斥其它优先级别次之的。4.把D触发器转换为T’触发器的方法是①。5.利用①法可以把集成计数器设计成初态不为零的计数器。6.驱动共阳极七段数码管的译码器的输出电平为①有效。7.N个触发器可以记忆①种不同的状态。8.时序逻辑电路按照其触发器是否有统一的时钟控制分为①时序电路和②时序电路。9.最小项的特性是:所有的最小项之和等于①,任意两项最小项的与等于②。10.74LS290的清零端是异步清零,则下图构成①进制计数器。1.①(00101001)②(35)2.①半加器3.①高4.①nQD5.①反馈置数法6.①低电平有效7.①N28.①同步②异步9.①1②010.①26二、单项选择题1.最小项ABCD的逻辑相邻最小项是______。第3页共16页A.ABCDB.ABCDC.ABCDD.ABCD2.若所设计的编码器是将31个一般信号转换成二进制代码,则输出应是一组N=______位的二进制代码。A.3B.4C.5D.63.时序逻辑电路中一定含______。A.触发器B.组合逻辑电路C.移位寄存器D.译码器4.在何种输入情况下,“或非”运算的结果是逻辑0。______A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为15.同步时序逻电路和异步时序逻电路比较,其差别在于后者______。A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关6.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要______时间。A.10μSB.80μSC.100μSD.800ms7.没有置0功能的触发器是______。A.RS-FFB.JK-FFC.D-FFD.T-FF8.一个4位二进制同步加法计数器用作分频器时,若计数脉冲的频率为CPf160KHZ,现需要20KHZ的信号,取自______。A.0Q端的信号B.1Q端的信号C.2Q端的信号D.3Q端的信号9.采用共阳极数码管的译码显示电路如右图所示,若显示码数是4,译码器输出端应为______。A.a=b=e=“0”,b=c=f=g=“1”B.a=b=e=“1”,b=c=f=g=“0”C.a=b=c=“0”,b=e=f=g=“1”D.都不是10.8—3线优先编码器(74LS148)中,8条输入线0I~7I同时有效时,优先级最高为7I线,则012YYY输出线的性质是______。A.000B.010C.101D.111题号12345678910答案ACADBBDCBD1.(75)10的八进制数和8421BCD码分别为______。A.(113)8,(01110101)BCDB.(111)8,(01110101)BCDC.(113)8,(11110111)BCDD.(115)8,(01110101)BCD2.已知逻辑函数:)(1CDCBAY,则利用反演规则直接写出其反函数1Y______。A.)()(1DCBCAYB.)()(1DCCBAYABCDRUacdeg5VfbC.DCCBAY)(1D.)()(1DCCBAY3.下列选项中不属于组合逻辑电路的是______。A.加法器B.数值比较器C.计数器D.编码器4.逻辑函数:B)DA(DEBEABDBCAY,化简的结果是______。A.BB.BC.0D.15.8位的A/D转换器,设参考电压为5V,当模拟端输入电压为2.5V时,其转换的理论值D=______。A.(10000000)2B.(1000000)2C.(100000000)2D.(1111111)26.如图所示的扭环形计数器,设初始状态为:0000,则可判断出它的有效循环状态数为______。A.6B.7C.8D.91.BAY的标准与或式=______。A.BAB.BAC.BABAD.ABBABA2.下图所示为某组合逻辑电路的逻辑符号,若1EN1,B1,A,输出=______。A.ZB.1C.0D.BA3.下列4种对RS触发器的功能描述中,错误的是______。A.具有置“0”功能B.具有置“1”功能C.具有翻转功能D.具有保持功能4.下列关于T触发器的特性方程正确的是______。A.nnQQ1B.TQn1C.nnQTQ1D.nnQQ15.集电极开路的两个集成门电路,将它们的输出端短接,实现的逻辑运算是______。A.或B.与C.非D.不能直接相连6.8选1的数据选择器74LS151,其地址码的位数有______。A.2位B.4位C.3位D.8位题号123456答案DACCBC1.数字信号的特点是______。A.在时间上和幅值上都是连续的。B.在时间上是离散的,在幅值上是连续的。第5页共16页C.在时间上是连续的,在幅值上是离散的。D.在时间上和幅值上都是不连续的。2.逻辑函数FAB和G=A⊙B满足关系______相等。A.FGB.FGC.FGD.FG3.八选一的数据选择器,其地址输入端有______个。A.8B.2C.3D.44.要用n位二进制数为N个对象编码,必须满足______。A.N=2nB.N≥2nC.N≤2nD.N=n5.把一个六进制计数器与一个三进制计数器串联可得到______进制计数器。A.63B.36C.9D.186.下列逻辑电路中为时序逻辑电路的是______。A.译码器B.加法器C.数码寄存器D.数据选择器7.一位8421BCD码计数器至少需要______个触发器。A.3B.4C.5D.108.十六路数据选择器,其地址输入端有______个。A.16B.2C.4D.89.利用集成计数器的同步清零功能构成N进制计数器时,反馈的二进制代码的数是______。A.2NB.NC.N-1D.N+110.要使或非门构成的基本RS触发器的输出Q从1变成0,它的输入信号RS应为______。A.00B.01C.10D.无法确定题号12345678910答案DACCDCBCCC三、化简下列函数为最简函数(每小题5分,共15分)1.用公式法将逻辑函数YABBDDCEAD化为最简与或表达式。2.用卡诺图化简函数:(,,,)(2,3,4,5,6,7,12,13)(10,11,14,15)FABCDmd。3.用卡诺图法化简:CBACDBADABADCABY。1.将逻辑函数DADCEBDBAY化为最简与或表达式。解:DCEDAADBDBAY=DBADCEDBDBA2.用卡诺图化简逻辑函数)15,14,11,10()13,12,7,6,5,4,3,2(),,,(dmDCBAF解:ABCD0001111000011110111××××11111由卡诺图得最简逻辑表达式为:CBDCBAF),,,(3.用卡诺图法化简:CBACDBADABADCABY解:由卡诺图得最简逻辑表达式为:DABACADCBAF),,,(三、化简下列函数为最简函数1.用公式法证明等式ABABAABB=1成立。2.化简()()YABDABCDBCDABCBD为最简与或形式(方法不限)。3.用卡诺图法化简函数)、、、()、、、、、、)、、、131263151197542((dmDCBAY1、证明:ABABAABB=1AA2、()()YABDABCDBCDABCBD=DCBCBDCACBACDBDCBADBA=DBCB3、用卡诺图法化简函数)、、、()、、、、、、)、、、131263151197542((dmDCBAYCAADBAY三、化简及变换1.写出:CAABCBAFY),,(的最小项和的形式(最后结果用最小项编号的形式表示)2.用卡诺图法化简逻辑函数:CBADCACBCDBY3.用卡诺图法化简逻辑函数:dmDCBAF)15,14,12,10,9,5,3()8,7,1(),,,(ABCD00011110000111101111111ABCD00011110101101001111Х111ХХХABCD000111101011010011111111第7页共16页1.2.3.四、分析与设计:1.试分析图示由1位全加器及与或门组成的电路,写出其输出F的方程式,并分析其功能。1、解:全加器进位端CO的真值表如下:得:BCACABCOABCDBCACABABCDCOF)(则,F的卡诺图为或F的真值表为:ABCDFABCDF0000010000ABCCOABCCO00001000001010110100110101111111ABCD000111101011010011111&≥1ΣCOCIDCBAFCAABA,B,CFY)(BCACBAABCCAB3176mmmmm7,6,3,1)()(BBCACCABYCBADBACBYDADAY0)15,14,12,10,9,5,3(d0001010010001001010000110101110100011000010101101101100111010111111111由上面知道,F为多数(四个中,三个赞同为多数)表决电路。2.试用一片3-8线译码器SN74LS138(如下图所示)及