电子技术课程设计报告模板(1)

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

电子技术课程设计学生姓名史宇浩学号2016211111专业年级通信工程16级班级通信工程1班指导教师赵子龙刘备学院机电工程学院2017年07月10日基本情况设计项目心电信号测试系统的设计与制作设计时间7月3日至7月8日设计地点成栋楼811设计目的电子技术课程设计是在学习了电路、模拟和数字电子技术课程之后,对课程进行一次综合训练的一个重要实践教学环节。学生运用已学的理论知识,通过学习EDA辅助设计软件,经过选题、查阅资料、设计、测试电路,最终用硬件电路验证设计的正确性。通过设计、全过程的训练,使学生巩固和加紧对所学知识的理解。初步掌握用Multisim软件进行仿真设计的方法和步骤,并初步掌握组合逻辑电路、时序逻辑电路的设计、调试的方法。为今后从事电子电路的设计、电子产品的开发研制打下一定的基础,是电子技术人才培养的必由之路。设计任务本设计以电路、模拟和数字电子技术课程中所涉及到的电子信息系统预处理中所用的仪表用放大器、集成运算放大电路、有源滤波电路、门电路、脉冲波形整形电路、组合逻辑电路、时序逻辑电路和可编程逻辑器件为基础,对心电信号测试系统进行独立设计。设计要求及技术指标(1)设计心率测量范围为50~200次/分;(2)设计一数据放大器,将10mV左右的心电信号不失真地放大为4V;(3)设计一个50Hz的陷波器(即带阻滤波器),滤除混人心电信号的50Hz工频干扰;(4)设计一个脉冲电路,实现将模拟心电信号的波形整形功能;(5)设计一个倍频电路,实现数字心电信号的频率变换功能。1系统设计方案根据设计任务要求,首先采用放大器将微弱的心电信号放大,为了滤除50Hz工频干扰,在信号放大通道中嵌入50Hz陷波器。并对放大、滤波后大约为4V左右的信号进行测量心率。所以该系统包含信号调理电路与心率测量及显示电路两个模块,总体框图如图2-8所示。前置放大器主大器50Hz陷波器心率测量及显示心电信号信号调理电路整形电路PLL倍频电路心电信号处理系统组成框图根据以上思想,采用常用的元器件,构成一个较为详细的框图,如图2-9所示。心电信号计数器采用74160三片十进制计数器,并采用两片八D触发器74LS374作为计数状态锁存器,保证LED显示器能稳定显示。译码驱动电路采用三片74LS47,数码管采用共阳极七段LED显示器BS206。该电路在本设计中采用,由CPLD设计的频率测量模块。PLL计数器锁存器译码器控制器显示器分频器晶体振荡器ABCNfs整形fsfs心电信号NE555÷NCD4046CD45183×74LS160闸门2×74LS3743×74LS47Tc2信号调理电路设计2.1前置放大器的设计根据设计任务要求,首先采用放大器将微弱的心电信号放大,为了滤除50Hz工频干扰,在信号放大通道中嵌入50Hz陷波器。并对放大、滤波后大约为4V左右的信号进行测量心率。所以该系统包含信号调理电路与心率测量及显示电路两个模块,总体框图如图2-8所示。前置放大器主大器50Hz陷波器心率测量及显示心电信号信号调理电路整形电路PLL倍频电路图2-8心电信号处理系统组成框图根据以上思想,采用常用的元器件,构成一个较为详细的框图,如图2-9所示。心电信号计数器采用74160三片十进制计数器,并采用两片八D触发器74LS374作为计数状态锁存器,保证LED显示器能稳定显示。译码驱动电路采用三片74LS47,数码管采用共阳极七段LED显示器BS206。该电路在本设计中采用,由CPLD设计的频率测量模块。PLL计数器锁存器译码器控制器显示器分频器晶体振荡器ABCNfs整形fsfs心电信号NE555÷NCD4046CD45183×74LS160闸门2×74LS3743×74LS47Tc2.2主放大器的设计如前所述,分配给主大器的增益为40,其电路采用最普通的同相比例放大器,如图3-5所示。放大器增益为:0221()1()PuIutRRAutR错误!未找到引用源。设计要求最小增益为21倍,最大增益为41倍。图3-5主放大器电路2.350Hz陷波器的设计心电信号测量过程中,比较容易受50Hz的工频干扰,如图3-6所示。所以在信号通道中,最好插人50Hz陷波器,以抑制干扰的影响。图3-6受50Hz工频干扰的心电信号陷波器即带阻滤波器一般有两种形式,二种是由双T网络和运放组成,另一种是由带通滤波器和相加器组成。双T网络和运放组成带阻滤波器通过引入正反馈提高Q值,但是它存在调谐不方便的缺点,须严格控制元件的参数,以确保足够的调谐精度和合理的陷波深度,采用1%精度误差的元件参数,在陷波频率点大约可以获得-40~-60dB的陷波能力。多路反馈有源二阶带通滤波器(MFBP)主要特点是元器件的数量少,由于存在很强的负反馈,Q值对元件变化的灵敏度较低,故可工作在高Q值的情况下。因此本设计选用由带通滤波器和相加器组成带阻滤波器,电路如图3-7所示,其中A1为带通滤波器,A2为相加器。图3-7由带通滤波器和相加器构成的带阻滤波器带电路输入电阻被分为R4和R5两个电阻,形成一个分压器,使得电路的增益和中心频率可以被控制。MFBP带通滤波器可以,允许对Q值、Au和f0进行独立调节,而且带宽和增益因子与R5无关,因此,R6可以用来调节中心频率和增益Au,而不会影响带宽0.72f。带通滤波器的传递函数为:016()2244545()()()2(1)uBPiUsSRCAsRUsSRRCSRCR得频率特性方程为.00()00()1()uBPiUAAjUjQ其幅频特性为0()2200()1()uBPAAQ其相频特性为00()arctan()Q式中,谐振增益为60243(1)RACRC中心频率062345111()RCCRR,0623451111()2fRCCRR品质因数6450323211()RRRQCCCC通频带00.702ffQ若取12CCC则上式可简化为6042RAR006451111()22fCRRR0645111()2QRRR联立得,003QfRC,因此通频带可表示为00.70612ffQRC电路参数估算步骤如下:000.72fQf060QRfC6402RRA4052002RARQA根据设计要求,取050fHz,0.724fHz,增益1uA,并设R6=2R4,0.22CF试估算电路参数。MFBP仿真电路形式如图3-8所示,仿真电路波形如图3-9所示,带通幅频特性如图3-10所示。12VXSC1Tektronix1234TGPXFG1XBP1INOUTR5R4R6U2ALM324AD321141C10.22µFC20.22µF-12V图3-8MFBP仿真电路图3-9MFBP仿真电路波形图3-10MFBP仿真电路带通幅频特性带阻滤波器的传递函数()uABR为:07()()6()(1)()uBRuBPiUsRAAUsR50Hz陷波器仿真电路波形如图3-11所示,仿真电路波形如图3-12所示,带阻幅频特性如图3-13所示。12VXSC1Tektronix1234TGPXFG1XBP1INOUTR5R4R6C10.22µFC20.22µF-12VR910kΩR810kΩR710kΩR1010kΩU2BLM324AD561147U2CLM324AD1091148图3-1150Hz陷波器仿真电路图3-1250Hz陷波器仿真电路波形图3-1350Hz陷波器仿真电路带阻幅频特性2.4脉冲整形电路的设计在数字电路中,常常需要各种脉冲波形,这些脉冲波形的获取方法主要有两种:一种是通过整形电路对已有的非脉冲波形进行变换获取;另一种则是利用脉冲信号产生器(即多谐振荡器)直接获取。在脉冲整形电路中,最常用的两类整形电路是施密特触发器(SchmittTrigger)和单稳态触发器电路。施密特触发器主要用于将变化缓慢的或快速变化的非矩形脉冲变换成上升沿和下降沿都变得陡峭的矩形脉冲,而单稳态触发器则是主要用以宽度不符合要求的脉冲变换成符合要求的矩形脉冲。施密特触发器由于施密特触发器具有滞回特性,所以可用于抗干扰。图3-14用施密特触发器对脉冲整形555定时器是一种将模拟和数字电路结合的多用途单片集成电路,只要其外部配接少量阻容元件就可以构成施密特触发器、单稳态触发器和多谐振荡器等。555定时器由3个阻值为5kΩ的电阻组成的分压器、两个电压比较器A1和A2、基本RS触发器、放电三极管T1和缓冲反相器N1组成,如图3-15所示,功能表如表3-1所示。图3-15555定时器功能框图表3-1555定时器功能表由555定时器构成的施密特触发器完成对信号调理电路输出的模拟信号整形,电路如图4-16所示。用R11与R12等值电阻把TH、TR端直流电位平移于VCC二分之一处,通过C3耦合加入交流输入电压。C4的作用是防止干扰电压加到CV端,以避免改变脉宽。图3-16555定时器构成的施密特触发器由图3-16所示的555定时器构成的施密特触发器的仿真电路可知,该施密特触发器的正向阈值电压(上触发电平)为:2253.33()33TPCCUUVV反向阈值电压(上触发电平)为:1151.70()33TNCCUUVV由图3-16所示的555定时器构成的施密特触发器的仿真波形可知,在输入电压VCC的三分之二、VCC的三分之一两点上,输出电压翻转变化,输入端直流电位正好处于两点的中心值上,只要输入电压峰峰值大于VCC的三分之一,输出就可得到重复频率相同而相位相反的方波或脉冲电压信号。VCCOUTU3555_TIMER_RATEDGNDDISRSTTHRCONTRIR11100kΩ5.0VXFG1C40.01µFXSC1Tektronix1234TGPR12100kΩC31µF图3-17555定时器构成的施密特触发器仿真电路图3-18555定时器构成的施密特触发器仿真波形2.5锁相倍频电路的设计采用CC4046构成的锁相倍频电路,其倍率N=100。这只要在锁相的VCO输出端(4脚)与鉴相器PC2的输人端(3脚)之间插人N分频器即可。详图如图3-19、图3-20所示。锁相环的关键外围元件是确定VCO的定时元件R13、R14、C5。如果要求VCO的最低振荡频率fomin=0Hz,就必须将第12脚开路,即R14→∞。否则fomin≥0Hz。R15、R16、C6组成RC低通滤波器。适当减小C6的容量可提高fomax值,但C6不得小于20pF,以免VCO因充电不足而停振。适当增大的容量可减低fomin值。C6的容量不能太小,否则当R14→∞时fomin降不到零,而是维持几十至上百赫兹的低频振荡。其原因是VCO的控制电压Vd的波形中伴有低频自激振荡,致使VCO失控。这时只需要增大C6的容量,Vd恢复平滑变化的直流电压,即可滤除低频干扰。第5脚是VCO的禁止端,当第5脚置“1”时,VCO停止工作,置“0”时,VCO工作。输人信号加到锁相环鉴相器的一个输人端(14脚),VCO输出经N分频后的信号频率为f0/N,并加到鉴相器另一个输人端。第4脚是VCO的输出端。PD2fi÷NVCOf0=Nfif0/N1431391161247R15R16R13R14C5C6图3-19CD4046锁相倍频电路CD4046的详细工作原理比较复杂,下面仅对所用到的外部使用功能作描述,并结合图4-19VCO在不同参数下的特性,介绍其外围元件参数的设计。VCO的自由振荡频率设计(R13、R14、C5等元件的选择)应使f0/N与fi之差落在锁相环的捕捉范围之内,否则会失锁。设VDD=5V,fi(平均)=80次/分=1.333Hz,最小为fmin=50次/分=0.833Hz,fimax=150次/分=2.5Hz。100倍频后,压控振荡器VCO输出频率f0=100fi(平均)=133.3Hz,fomin=83.3Hz,fomax=100×2.5Hz=250Hz。根据fomin和fomax来确定

1 / 20
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功