第5章中央处理机2、参见图5.15的数据通路,画出存数指令STOR1,(R2)的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的数存单元中。指令地址指令数据单元数据地址数据存数指令STOR1,(R2)(PC)AR(M)DR(DR)IR译码(R2)AR(R1)DRDRMM取指周期执行周期PC0GARiR/W=1DR0GIRiR20GARiR10GDRiR/W=03、参见图5.15的数据通路,画出取数指令LAD(R3),R0的指令周期流程图,其含义是将(R3)为地址数存单元的内容取至寄存器R0中。指令地址指令数据数据地址取数指令LAD(R3),R0的指令周期(PC)AR(M)DR(DR)IR译码(R3)ARMMDRDRR0取指周期执行周期PC0GARiR/W=1DR0GIRiR30GARiDR0GR0iR/W=16、假设某机器有80条指令,平均每条指令有4条微指令组成,其中有一条取值微指令是所有指令公用的,已知微指令长度为32位,请估算控制存储器容量。微指令的数目为80×3+1=241条;微指令字长为32/8=4字节;故,控制存储器的容量为241×4=964字节该容量为控制存储器的最小容量。13、指令流水线有取指(IF)、译码(ID)、执行(EX)、访存(MEM)、写回寄存器堆(WB)五个过程段,共有20条指令连续输入此流水线。①画出流水处理的时空图,假设时钟周期为100ns。12345123451234512345123450t1t2t3t4t5t6t7t8t9t19t20123451516…时间T空间SWBMEMEXIDIF13、指令流水线有取指(IF)、译码(ID)、执行(EX)、访存(MEM)、写回寄存器堆(WB)五个过程段,共有20条指令连续输入此流水线。②求流水线的实际吞吐量(单位时间内执行完毕的指令条数)。③求流水线的加速比。条/秒10*8.3310*100*1)20(5201)τn(KnH694.1715205*201)τn(KnτKTpTsS16、判断以下三组指令中各存在哪种类型的数据相关?①I1LDAR1,A;M(A)R1I2ADDR2,R1;(R2)+(R1)R2②I3ADDR3,R4;(R3)+(R4)R3I4MULR4,R5;(R4)×(R5)R4③I5LDAR6,B;M(B)R6I6MULR6,R7;(R6)×(R7)R6写后读相关读后写相关写后写相关