数字电路复习课逻辑符号对照曾用符号美国符号ABYABYABYAYAY国标符号AB&BAYA1AYABYABBAY≥1常量和变量的异或运算AA1AA00AA1AA因果互换律如果CBABCA则有ACB第一章小结一、数制和码制1.数制:计数方法或计数体制种类数码位权应用备注十进制0910i日常二进制0,12i数字电路2=21八进制078i计算机程序8=23十六进制09,AF16i计算机程序16=24各种数制之间的相互转换,特别是十进制→二进制的转换,要求熟练掌握。2.码制:常用的BCD码有8421码、2421码、5421码、余3码等,其中以8421码使用最广泛。第二章小结一、常用逻辑关系及运算1.三种基本逻辑运算:与、或、非2.复合逻辑运算:与非、或非、与或非、异或、同或二、逻辑代数的公式和定理、规则真值表函数式逻辑符号1.代入规则2.反演规则3.对偶规则三、逻辑函数常用的表示方法:真值表、卡诺图、函数式、逻辑图和波形图。它们各有特点,但本质相同,可以相互转换。尤其是由真值表→逻辑图和逻辑图→真值表,在逻辑电路的分析和设计中经常用到,必须熟练掌握。四、逻辑函数的化简法化简的方法主要有公式化简法和图形化简法两种。1.公式化简法:可化简任何复杂的逻辑函数,但要求能熟练和灵活运用逻辑代数的各种公式和定理,并要求具有一定的运算技巧和经验。2.图形化简法:简单、直观,不易出错,有一定的步骤和方法可循。但是,当函数的变量个数多于六个时,就失去了优点,没有实用价值。约束项:(无关项)可以取0,也可以取1,它的取值对逻辑函数值没有影响,应充分利用这一特点化简逻辑函数,以得到更为满意的化简结果。第四章小结一、组合逻辑电路的特点组合逻辑电路是由各种门电路组成的没有记忆功能的电路。它的特点是任一时刻的输出信号只取决于该时刻的输入信号,而与电路原来所处的状态无关。逻辑图逻辑表达式化简真值表说明功能二、组合逻辑电路的分析方法三、组合逻辑电路的设计方法逻辑抽象列真值表写表达式化简或变换画逻辑图四、常用中规模集成组合逻辑电路1.加法器:实现两组多位二进制数相加的电路。根据进位方式不同,可分为串行进位加法器和超前进位加法器。2.编码器:将输入的电平信号编成二进制代码的电路。主要包括二进制编码器、二–十进制编码器和优先编码器等。3.译码器:将输入的二进制代码译成相应的电平信号。主要包括二进制译码器、二–十进制译码器和显示译码器等。集成芯片:74LS148、—8线–3线优先编码器集成芯片:74LS138(TTL)—3线–8线译码器(二进制译码器)4.数据选择器:在地址码的控制下,在同一时间内从多路输入信号中选择相应的一路信号输出的电路。常用于数据传输中的并-串转换。集成芯片:74LS151741535.数据分配器:在地址码的控制下,将一路输入信号传送到多个输出端的任何一个输出端的电路。常用于数据传输中的串-并转换。集成芯片:无专用芯片,可用二进制集成译码器实现。(TTL)—8选1数据选择器(TTL)—4选1数据选择器6.数值比较器:数据选择器:译码器:7.用中规模集成电路实现组合逻辑函数第四章小结一、触发器和门电路一样,也是组成数字电路的基本逻辑单元。它有两个基本特性:1.有两个稳定的状态(0状态和1状态)。2.在外信号作用下,两个稳定状态可相互转换;没有外信号作用时,保持原状态不变。因此,触发器具有记忆功能,常用来保存二进制信息。二、触发器的逻辑功能指触发器输出的次态Qn+1与输出的现态Qn及输入信号之间的逻辑关系。触发器逻辑功能的描述方法主要有特性表、卡诺图、特性方程、状态转换图和波形图(时序图)。根据逻辑功能不同,时钟触发器可分为(1)RS触发器0RSnnQRSQ1(约束条件)nnnQKQJQ1(3)D触发器DQn1(4)T触发器nnnQTQTQ1(5)T’触发器nnQQ1利用特性方程可实现不同功能触发器间逻辑功能的相互转换。(2)JK触发器第五章小结一、时序逻辑电路的特点数字电路逻辑功能组合逻辑电路时序逻辑电路(基本构成单元→门电路)(基本构成单元→触发器)任何时刻电路的输出,不仅和该时刻的输入信号有关,而且还取决于电路原来的状态。1.逻辑功能:2.电路组成:与时间因素(CP)有关;含有记忆性的元件(触发器)。二、时序电路逻辑功能的表示方法逻辑图、逻辑表达式、状态表、卡诺图、状态转换图(简称状态图)和时序图三、时序电路的基本分析方法实质:逻辑图状态图关键:求出状态方程,列出状态表,根据状态表画出状态图和时序图,由此可分析出时序逻辑电路的功能。四、时序电路的基本设计方法实质:状态图逻辑图关键:根据设计要求求出最简状态表(图),再通过卡诺图求出状态方程和驱动方程,由此画出逻辑图。五、寄存器和移位寄存器寄存器—存储二进制数据或者代码。移位寄存器—不但可存放数码,还能对数据进行移位操作。移位寄存器有单向移位寄存器和双向移位寄存器。集成移位寄存器使用方便、功能全、输入输出方式灵活。六、计数器1.按计数进制分:二进制计数器、十进制计数器和任意进制计数器2.按计数增减分:加法计数器、减法计数器和可逆(加/减)计数器3.按触发器翻转是否同步分:同步计数器和异步计数器记录输入脉冲CP个数的电路,是极具典型性和代表性的时序逻辑电路。七、中规模集成计数器功能完善、使用方便灵活,能很方便地构成N进制(任意)计数器。主要方法有两种:1.用同步置0端或置数端清零获得N进制计数器根据N-1对应的二进制代码写反馈清零函数。2.用异步置0端或置数端清零获得N进制计数器根据N对应的二进制代码写反馈清零函数。当需要扩大计数器的容量时,可将多片集成计数器进行级联。如两片16进制集成计数器16╳16进制计数器两片10进制集成计数器10╳10进制计数器VAVB输出端电压控制端高电平触发端低电平触发端放电端复位端UCC分压器比较器R-S触发器放电管地++C1++C2QQRDSD5KΩ5KΩ5KΩT245678312/3UCC1/3UCC555定时器的工作第8章脉冲电路(重点)2/3UCC1/3UCC102/3UCC1/3UCC012/3UCC1/3UCC112/3UCC1/3UCC00RDSDV6V2比较结果1/3UCC不允许2/3UCC++C1++C2..5KΩ5KΩ5KΩVAVBUCCRDSD562u+>u-时,uo=+Uom1u+<u-时,uo=-Uom0V6V22/3UCC1/3UCC2/3UCC1/3UCC2/3UCC1/3UCCQT10保持导通截止保持综上所述,555功能表为:QQRDSDT输出RDSD101011QT10保持导通截止保持376脚2脚2VCC/3VCC/3大于大于2VCC/32VCC/3VCC/3VCC/3小于小于小于大于保持保持RD晶体管Tuo0111001导通导通截止3#7#QQ555定时器的引脚62784153555R1C+R2C1+VCCuO一、多谐振荡器是一种自激振荡电路,不需要外加输入信号,就可以自动地产生矩形脉冲。多谐振荡器没有稳定状态,只有两个暂稳态。暂稳态间的相互转换完全靠电路本身电容的充电和放电自动完成。改变R、C定时元件数值的大小,可调节振荡频率。在振荡频率稳定度要求很高的情况下,可采用石英晶体振荡器。CRRTf)(2127.01148162357R1R2CuC555DuoVCCuC0tVCC/32VCC/3构成:0tuo输出波形由555构成的多谐振荡器二、单稳态触发器可将输入的触发脉冲变换为宽度和幅度都符合要求的矩形脉冲,还常用于脉冲的定时、整形、展宽(延时)等。62784153555RC+C1+VCCuO0.01FuI单稳态触发器有一个稳定状态和一个暂稳态。其输出脉冲的宽度只取决于电路本身R、C定时元件的数值,与输入信号无关。输入信号只起到触发电路进入暂稳态的作用。改变R、C定时元件的数值可调节输出脉冲的宽度。单稳态触发器可由555定时器构成,也可用集成的单稳态触发器实现。RCRCt1.13lnW第11章小结一、D/A转换器1.功能:将输入的二进制数转换成与之成正比的模拟电量。2.种类:权电阻网络、R-2R倒T形电阻网络D/A转换器。实现数模转换有多种方式,常用的是电阻网络D/A转换器,包括其中以R-2R倒T形电阻网络D/A转换器为重点作了详细介绍,它的特点是速度快、性能好,适合于集成工艺制造,因而被广泛采用。3.分辨率和转换精度:与D/A转换器的位数有关,位数越多,分辨率和精度越高。二、A/D转换器1.功能:将输入的模拟电压转换成与之成正比的二进制数。2.转换过程:采样、保持、量化、编码。采样–保持电路A/D转换器采样-保持电路:对输入模拟信号抽取样值,并展宽(保持)。采样时必须满足采样定理,即fs≥2fImax。量化—对样值脉冲进行分级。编码—将分级后的信号转换成二进制代码。A/D转换器:二、A/D转换器3.种类:直接转换型和间接转换型。直接转换型—并联比较型(速度快、精度低)逐次渐近型(速度较快、精度较高)间接转换型—双积分型(速度慢、精度高、抗干扰能力强)•作业:•1.4,1.5,1.6,1.10•2.15,2.18,2.23•4.12,4.16,4.18,•5.6节触发器逻辑功能及描述方法•P298任意计数器的构成方法例题•6.2,6.5,6.11,6.12,6.13,6.14•10.5555定时器及其应用•11.1,11.3,11.2