1123456789101112131415ABDDCCACABACDBB1.下列逻辑式中,正确的“或”逻辑公式是(A.1+1=1)2.有三输入端的与非门当输出端状态为0时,三个输入端状态应为(B.111)3.若逻辑表达式F=1CDBA,则A、B、C、D分别为(D.1、0、1、1)4.某J-K触发器,每来一个时钟脉冲就翻转一次,则其J、K端的状态应为(D.J=1,K=1)5.无论J-K触发器原来状态如何,当输入端J=1、K=0时,在时钟脉冲作用下,其输出端Q的状态为(C.保持不变)6.基本RS触发器,SD=RD=0时,输出Q为(C.不变)7.半导体三极管做开关元件时,应工作在哪两个区域(A.饱和区和截止区)8.逻辑表达式A+BC=(C.(A+B)(A+C))9.同步计数器和异步计数器比较,同步计数器显著优点是(A.工作速度快)10.用0、1两个符号对100个信息进行编码,则至少需要(B.7位)11.将TTL与非门作非门使用,则多余输入端应做__处理。(A.全部接高电平)12.下列电路中,不属于组合逻辑电路的是(C.寄存器)。13.如题下图所示,由555定时器组成的电路是(D.多谐振荡器)14.N个触发器可以构成能寄存___B.N__位二进制数码的寄存器15.多谐振荡器可产生______(B.矩形脉冲)1.一位8421BCD码计数器至少需要__4__个触发器。2.D触发器的特性方程为Qn+1=D3.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路,时序逻辑电路。4.在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入_高_电平;在CMOS门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入高电平。5.能实现“线与”的TTL门电路叫OC门,能够实现“线与”的CMOS门叫OD门6.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出01234567YYYYYYYY应为1011111。7.TTL集成JK触发器正常工作时,其dR和dS端应接高电平。8.基本RS触发器的特征方程为__01RSQRSQnn,是约束9.TTL三态门的输出有三种状态即高电平、低电平和高阻_状态。10.8选1数据选择器CT74LS151,它有_3_位地址码。11.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于_同步_计数器12.若用二进制代码对32个字符进行编码,则需要_5__位二进制数。13.对于T触发器,当T=_0_时,触发器处于保持状态。14.共阴极LED数码管应与输出_高_电平有效的译码器匹配,共阳极LED数码管应与输出_低电平有效的译码器匹配。15.或非门电路输入都为逻辑1时,输出为逻辑0_21.逻辑电路如图所示,试写出函数F的逻辑式。1.解:BAY1(1分)BAY2(1分)21YYF(1分))()(BABAF(1分)BAABBABAF(1分)2.将下列函数化简为最简与或表达式。CBBDABCDBCABDDABCY根据逻辑表达式填卡诺图:(4分)000111100000000111111111111000003.图(a)门电路输入端A、B的波形如图(b)所示,试画出C、D、E端波形。AC,BD(1分)BABAE(1分)4.电路如下图所示,请画出在输入信号A、B作用下,输出Q的波形。设触发器为边沿JK触发器,DR为异步清零端。分)(下降沿触发21nnnnQBQKQJQQSTAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138Y1Y2CDABCDE34.在举重比赛中,有三名裁判,其中包括一名主裁判和两名副裁判。比赛时,只有主裁判判定运动员成绩有效、加上至少一名副裁判判定运动员成绩有效时,该运动员的成绩才有效,请用三线-八线译码器74LS138和与非门设计。(18分)真值表ABCY000000100100011010001011110111112.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试用两片74LS161和与非门电路接成计数长度M为60进制的计数器,采用CR端设计。(12分)‘‘‘‘11CP&××××××××4123456789101112131415ABDDCCACABACDBB二、填空题1.42.Qn+1=D3.组合逻辑电路,时序逻辑电路4.高,高5.OC门,OD门6.10111117.高8.01RSQRSQnn,9.高阻10.311.同步12.513.014.高,低15.01.解:BAY1;BAY2;21YYF)()(BABAFBAABBABAF(1分)2.解:CBBDABCDBCABDDABCY根据逻辑表达式填卡诺图:(4分)00011110000000011111111111100000根据卡诺图化简可得Y=B(1分)3.解:AC,BD;BABAE绘图(3分)4.解:分)(下降沿触发21nnnnQBQKQJQ绘图(3分)四、分析题(30分)1.(18分)解:(1)设A表示主裁判,B、C表示两名副裁判,A、B、C三人裁定成绩有效用1表示,否则用0表示。Y为表决结果,成绩有效用1表示,否则用0表示,同时A具有否决权,由此可列出真值表。(2分)QCDABCDE5真值表ABCY00000010010001101000101111011111(2)根据真值表得到逻辑表达式765765mmmmmmABCCABCBAY(2分)(3)将逻辑函数Y与74LS138的输出表达式进行比较。设A=A2,B=A1,C=A0,可得765YYYY(2分)(4)画出连线图(4分)2.(12分)解:根据题意和74LS161的功能表可知,要求采用异步置零设计电路:(1)0011110060S(2)反馈归零函数为23'0'1QQQQCR(3)画连线图STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS1381ABC&Y‘‘‘‘1CP&××××6