注:考试期间试卷不允许拆开本试卷共8页第1页泰山学院物理与电子工程学院《数字电子技术》试卷16(试卷共8页,答题时间120分钟)题号一二三四五总分统分人复核人得分一、选择题(每小题2分,共20分。请将答案填在下面的表格内)1、引起组合电路中竞争与冒险的原因是()。A.逻辑关系错B.电路延时C.干扰信号D.电源不稳定2、余3码01101001对应的8421BCD码为()。A、00110110B、00111001C、01100110D、100111003、组合逻辑电路通常由()组合而成。A.门电路B.触发器C.计数器D.寄存器4、时序逻辑电路中一定是含()。A.触发器B.组合逻辑电路C.移位寄存器D.译码器5、指出下列各式中哪个是四变量A、B、C、D的最小项()。A、ABC;B、A+B+C+D;C、ABCD;D、A+B+D6.能实现分时传送数据逻辑功能的是()。A、TTL与非门B、三态逻辑门C、集电极开路门D、CMOS逻辑门7.由555定时器构成的单稳态触发器,其输出脉冲宽度取决于()。A、电源电压B、触发信号幅度C、触发信号宽度D、外接R、C的数得分阅卷人题号12345678910答案注:考试期间试卷不允许拆开本试卷共8页第2页值8.为了将正弦信号转换成与之频率相同的脉冲信号,可采用()。A、多谐振荡器;B、施密特触发器;C、移位寄存器;D、单稳态触发器。9、下列电路属于时序逻辑电路的有()A、全加器B、译码器C、计数器D、比较器10、多谐振荡器可产生()。A.正弦波B.矩形脉冲C.三角波D.锯齿波二、填空题(每空1分,共20分)1、二进制码11101101表示的十进制为,相应的8421BCD码为。2、数制转换:(8F)16=(_______)10=(________________)2=(_______)8。3、若各门电路的输入均为A和B,且A=0,B=1;则与门的输出为_________,或门的输出为_______,异或门的输出为_____。4、一个三态门如图2.4,当E′=__________时,Y=)(AB。图2.45、一个数字信号只有种取值,分别表示为和。6、若CBAF)(,则它的对偶式______________;反演式______________。7、用n位移位寄存器构成环形计数器,可得到最大计数长度是________。8、构造一个模6计数器需要___________个状态,____________个触发器。9、ROM的结构一般由_______________、______________和输出缓冲器组成。10、D/A转换器位数越多,其分辨率越_________。得分阅卷人注:考试期间试卷不允许拆开本试卷共8页第3页三、化简题(每题5分,共10分)1、用代数法化简:BACBACF2、用卡诺图化简下列函数Y(A、B、C、D)=∑m(0、13、14、15)+Σd(1、2、3、9、10、11)得分阅卷人注:考试期间试卷不允许拆开本试卷共8页第4页四、分析题(第1、2、3题每题10分,第4题5分,共35分)1、已知74HC138输出表达式如下,分析图4-1所示电路的逻辑功能。要求:(1)写出输出表达式;(2)列出真值表;(3)判断逻辑功能。图4-1得分阅卷人)(0120AAAY)(0121AAAY)(0122AAAY)(0123AAAY)(0124AAAY)(0125AAAY)(0126AAAY)(0127AAAY注:考试期间试卷不允许拆开本试卷共8页第5页2、已知电路图如图4-2.1,时钟CP波形如图4-2.2所示,要求:各触发器的驱动方程和状态方程,并在图4-2.2中画出各触发器Q端的波形,设各输出端Q的初始状态Q=0。图4-2.1图4-2.2注:考试期间试卷不允许拆开本试卷共8页第6页3、分析电路4-3所示电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,判断电路能否自启动,并说明电路实现的功能。图4-3注:考试期间试卷不允许拆开本试卷共8页第7页4、试判断图4.4中的555定时器构成何种应用电路?若VCC=12V,求VT+、VT-及△VT的值。图4.4五、设计题(第1题8分,第2题7分,共15分)1、设计用3个开关A、B、C控制一个电灯Y的逻辑电路,要求改变任何一个开关的状态都能控制电灯由亮变灭或者由灭变亮。要求(1)列出真值表;(2)写出表达式;(3)用四选一数据选择器实现(在图5-1中直接画出)。得分阅卷人注:考试期间试卷不允许拆开本试卷共8页第8页图5-12、用4位同步二进制计数器74LS161及适当的与非门,设计一个十二进制计数器,已知74LS160功能表如表5-2,要求用置数法实现(置入0000),(1)画出状态转换图;(2)在下图中画出电路图。表5-2CLKDRDLEPET逻辑功能↑10××置数×0×××清零↑1111计数×11×0保持(co=0)×110×保持