数字逻辑与数字电路电子体库第五章 时序逻辑电路

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

时序逻辑电路一、分析图所示的时序电路。A为输入逻辑变量。(1)写出电路的驱动方程、状态方程、输出方程;(2)列出电路的状态转换表,并画出完整的状态转换图;(3)说明电路的功能。1DC1Q1Q1′ACLKQ2Q2′Y1DC1FF1FF2二、分析如图所示的时序电路。(1)写出电路的驱动方程、状态方程、输出方程;(2)列出电路的状态转换表,并画出状态转换图;(3)检查电路能否自启动,说明电路实现的功能。CLK11J1KC11J1KC1Q1Q0FF0FF1YA三、分析如图所示的时序电路。(1)写出电路的驱动方程、状态方程;(2)列出电路的状态转换表,并画出状态转换图;(3)说明电路能否自启动。CLK11J1KC11J1KC1Q1Q0FF0FF11J1KC1FF2Q2四、试写出下图所示时序电路的驱动方程、状态方程和输出方程,画出电路的状态转换图并分析电路的逻辑功能。五、分析下图电路的逻辑功能,要求:1、写出驱动方程、状态方程、输出方程;2、写出状态转换图(或转换表);3、分析此电路功能,并判断能否自启动。六、分析下图电路的逻辑功能,要求:1、写出驱动方程、状态方程、输出方程;2、写出状态转换图(或转换表);3、分析此电路功能,并判断能否自启动。七、分析如图所示时序逻辑电路的逻辑功能,画出电路的状态转换图,说明电路是否具有自启动特性。八、试用一片十进制计数器74160接成八进制计数器(允许附加必要的门电路),并作简要说明。74160的引脚图如下所示。DR74160EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RD九、试用一片4位同步二进制计数器74LS161接成十一进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。74LS161的引脚图如下所示。DR74LS161EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RD十、将4位同步二进制计数器74LS161接成九进制计数器,可以附加必要的门电路。要求分别用如下两种方法实现:(1)用置零法(或称复位法)实现;(2)用置数法(或称置位法)实现,并从0010开始计数。DR74LS161EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RD十一、分析如图所示的计数器电路,说明这是多少进制的计数器,画出电路的状态转换图。十二、分析如图所示的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十三、分析如图所示的计数器在A=0和A=1时各为多少进制。十四、用74LS161设计一个可控进制的计数器,当输入控制变量M=0时工作在六进制,M=1时工作在十二进制。标出计数输入端和进位输出端。十五、试用两片74160实现一百进制计数器,可附加必要的门电路。DR74160EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RDDR74160EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RD十六、试用两片74160实现三十一进制计数器,可附加必要的门电路。DR74160EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RDDR74160EPETCLKCLDQ1Q2Q3Q0D0D1D2D3RD十七、用同步十进制计数器芯片74160设计一个三百六十五进制的计数器。要求各位间为十进制关系。允许附加必要的门电路。十八、分析如图所示电路,说明这是几进制计数器,两片之间是多少进制。十九、74LS160为同步十进制加法计数器。回答问题1、该电路接成了多少进制;2、分析理由;3、两片之间是多少进制;4、利用异步清0端'dR设计一个六进制计数器。二十、试用JK触发器和门电路设计一个同步七进制计数器。二十一、试用D触发器和门电路设计一个十一进制计数器,并检查设计的电路能否自启动。二十二、请用下降沿触发的D触发器和必要的门电路设计一个同步时序电路,其状态转换图如下图所示。要求:(1)写出状态方程、驱动方程、输出方程;(2)画出电路图。0Q2Q1Q/Y000110111101010011/0/0/0/0/0/1

1 / 7
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功