1,门是实现一些基本逻辑关系的电路。2,三种基本逻辑是与、或、非。3,与门是实现与逻辑关系的电路;或门是实现或逻辑关系的电路;非门是实现非逻辑关系的电路。4,按集成度可以把集成电路分为小规模(SSI)中规模(MSI)大规模(LSI)和超大规模(VLSI)集成电路。5,仅有一种载流子参与导电的器件叫单极型器件;有两种载流子参与导电的器件叫双极型器件。单极型集成电路主要有PMOS、NMOS和CMOS器件;双极型集成电路主要有TTL、HTL、ECL和IIL器件。6,TTL门电路的低电平噪声容限为VNL=VOFF-VIL;高电平噪声容限为VNH=VIH-VON。7,直接把两个门的输出连在一起实现“与”逻辑关系的接法叫线与;集电极开路门可以实现线与;普通TTL门不能实现线与。8,三态输出门的输出端可以出现高电平、底电平和高阻三种状态。9,三态门的主要用途是可以实现用一条导线(总线)轮流传送几个不同的数据或控制信号。10,用工作速度来评价集成电路,速度快的集成电路依次为ECL→TTL→CMOS。11,用抗干扰能力来评价集成电路,抗干扰强的集成电路依次为CMOS→TTL→ECL。12,CMOS门电路的输入阻抗很高,所以静态功耗很小,但由于存在输入电容,所以随着输入信号频率的增加,功耗也会增加。公式简化时常用的的基本公式和常用公式有(要记住):1)CABABCA2)BAABBABA(德.摩根定律)3)BABAA4)BAABBCBAAB5)ABBABABABABAABBA1,逻辑代数的四种表示方法是真值表、函数表达式、卡诺图和逻辑图。2,逻辑变量和函数只有0和1两种取值,而且它们只是表示两种不同的逻辑状态。3,逻辑代数只有“与”“或”“非”三种基本逻辑运算。4,描述逻辑函数各个变量取值组合和函数值对应关系的表格叫真值表。5,用与、或、非等运算表示函数中各个变量之间描述逻辑关系的代数式叫函数表达式。6,逻辑函数表达式的标准形式有标准与或式即最小项表达式和标准或与式即最大项表达式。7,逻辑函数的简化方法有代数法即公式法和图形法即卡诺图法。8,最简与或式是指乘积项数最少,乘积项中的变量个数最少的与或式。9,约束项是不会出现的变量取值组合,其值总是等于0。10,约束条件是由约束项加起来构成的逻辑表达式,是一个值恒为0的条件等式。1,按逻辑功能的特点,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。2,组合逻辑电路的特点是任何时刻输出信号的稳态值仅决定于该时刻各个输入信号取值组合。3,用文字、符号或者数码表示特定对象的过程,叫做编码。4,用二进制代码表示有关对象的过程叫二进制编码;n位二进制编码器有2n个输入,有n个输出。5,将十进制数的十个数字编成二进制代码的过程叫二—十进制编码,简称为BCD编码。6,在几个信号同时输入时,只对优先级别最高的进行编码叫优先编码。7,把代码的特定含义“翻译”出来的过程叫译码;n位二进制译码器有n个输入,有2n个输出,工作时译码器只有一个输出有效。8,两个一位二进制数相加叫做半加。两个同位的加和来自底位的进位三者相加叫做全加。9,从若干输入数据中选择一路作为输出叫多路选择器。10,当输入信号改变状态时,输出端可能出现虚假过渡干扰脉冲的现象叫竞争冒险。1,具有两个稳定状态并能接收、保持和输出送来的信号的电路叫触发器。2,一级触发器可以记忆一位二进制信息,一位二进制信息有0和1两种状态。3,主从结构的触发器主要用来解决直接控制问题。4,集成触发器有主从结构、边沿结构和维持阻塞三种结构。5,触发器功能的表示方法有特性表、特性方程、状态图和时序图。6,主从结构的JK触发器存在一次变化问题。1,任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫时序逻辑电路。2,时序逻辑电路由组合逻辑电路和存储电路两部分组成。3,时序逻辑电路的功能表示方法有逻辑方程式、状态表、状态图和时序图。4,时序逻辑电路按触发器时钟端的连接方式不同可以分为同步时序逻辑电路和异步时序逻辑电路两类。5,用来暂时存放数据和指令的器件叫寄存器。6,N级环形计数器的计数长度是N;N级扭环形计数器的计数长度是2×N;N级最大长度移存型计数器的计数长度是2n-1。7,随机存储器(RAM)的典型结构包括地址译码器、存储矩阵和读写控制器。1,脉冲电路主要有多谐振荡器、施密特触发器和单稳态触发器。2,多谐振荡器是脉冲产生电路;施密特触发器和单稳态触发器是脉冲整形电路。3,石英晶体多谐振荡器可以产生频率稳定度很高的时钟脉冲。4,施密特触发器的回差的功能是抗干扰。5,单稳态触发器具有一个稳态和一个暂稳态。