1《集成电路制造工艺与工程应用》讲义2018/09/28一.崛起的CMOS工艺制程技术1.典型工艺技术:①双极型工艺技术②PMOS工艺技术③NMOS工艺技术④CMOS工艺技术2.特殊工艺技术:①BiCOMS工艺技术②BCD工艺技术③HV-CMOS工艺技术2《集成电路制造工艺与工程应用》讲义2018/09/281.典型工艺技术:①双极型工艺技术②PMOS工艺技术③NMOS工艺技术④CMOS工艺技术3《集成电路制造工艺与工程应用》讲义2018/09/28双极型工艺技术1.1947年,第一只点接触晶体管在贝尔实验室诞生。1970年硅平面工艺制程技术成熟,双极型工艺集成电路开始大批量生产。2.双极型工艺技术的特点:a)制造流程简单,制造成本低和成品率高。b)电路性能方面它具有高速度、高跨导、低噪声、高模拟精度和强电流驱动能力等方面的优势。c)通常用于电流放大型电路、功率放大型电路和高速电路。d)集成度低和功耗大。其纵向(结深)尺寸无法按比例缩小,限制了它在超大规模集成电路的应用。3.20世纪60年代之前集成电路基本是双极型工艺集成电路,20世纪70年代NMOS和CMOS工艺集成电路开始在逻辑运算领域逐步取代双极型工艺集成电路的统治地位。4《集成电路制造工艺与工程应用》讲义2018/09/28PMOS工艺技术1.PMOS工艺技术出现在20世纪60年代。2.早期的PMOS栅极是金属铝栅,MOSFET的核心是金属-氧化物-半导体,它们组成电容,形成电场,所以称为金属氧化物半导体场效应管。PMOS的源和漏分别在栅两边,通过栅压控制沟道开启和关闭来控制器件。(也称门器件)3.PMOS遇到的问题:a)铝栅不能承受高温退火工艺==》源漏有源区与制造铝栅需要两次光刻步骤==》存在套刻不齐的问题;b)为了解决铝栅套刻不齐问题==》采用铝栅重叠设计==》造成铝栅与源漏有源区产生重叠==》导致栅极寄生电容Cgs和Cgd增大==》增加器件的尺寸==》降低集成度。4.PMOS主要用在速度比较慢的时钟控制电路。1974年,加德士半导体利用PMOS设计时钟集成电路。PMOS时钟集成电路N-subp+p+N-subp+p+源铝栅漏源铝栅漏5《集成电路制造工艺与工程应用》讲义2018/09/28铝栅套刻不齐问题(a)光刻(b)显影(c)刻蚀PMOS源漏离子扩散工艺PMOS铝栅工艺(a)铝互连和铝栅光刻(b)显影(c)铝互连和铝栅刻蚀(a)源漏有源区光刻(b)显影(c)源漏有源区刻蚀(c)源漏离子扩散6《集成电路制造工艺与工程应用》讲义2018/09/28NMOS工艺技术1.NMOS工艺技术出现在20世纪70年代初期,早期的NMOS栅极也是金属铝栅。2.1968年出现多晶硅栅(Polysilicon)工艺技术,解决了源漏有源区与栅套刻不齐的问题。多晶硅栅工艺技术被广泛应用到NMOS工艺制程技术和PMOS工艺技术上。3.NMOS工艺技术的特点:a)高的集成度;b)驱动能力差;c)光刻步骤比双极型工艺技术少,价格便宜;双极型工艺技术中存在很多为了提高双极型晶体管性能的工艺,如N-EPI和NBL;d)功耗和散热成为限制芯片性能的瓶颈,限制了NMOS工艺技术在超大规模集成电路的应用。(集成度不断提高,每颗芯片可能含有上万门器件)。输入VDDVSS输出(a)AVDDVSS输出AVDD输出BVSSBVSS(b)(c)(a)NMOS反相器(b)NMOS或非门(c)NMOS与非门7《集成电路制造工艺与工程应用》讲义2018/09/28多晶硅栅工艺技术(a)多晶硅栅光刻(b)显影(c)多晶硅栅刻蚀多晶硅栅工艺技术NMOS源漏离子扩散工艺(a)源漏扩散光刻(b)显影(c)源漏扩散刻蚀(d)源漏扩散离子扩散8《集成电路制造工艺与工程应用》讲义2018/09/28CMOS工艺技术1.1963年,飞兆(也称仙童)半导体公司研发实验室的工程师提出CMOS工艺技术。1974年,美国无线电公司公司推出RCA1802,业界首次将CMOS工艺技术用于制造微处理器芯片。2.CMOS是互补金属氧化物半导体,它是把NMOS和PMOS制造在同一个芯片上组成集成电路,CMOS工艺技术就是利用互补对称电路来配置连接PMOS和NMOS从而形成逻辑电路。3.CMOS工艺技术的特点:a)静态功耗几乎接近为零,可以很好的解决功耗问题;b)特征尺寸按比例缩小,可以选择较低的电源电压;c)早期的CMOS工艺技术采用简单pn结隔离,集成度低、寄生电容大、运算速度慢、引起闩锁效应d)20世纪90年代,很多先进的工艺技术(STI、Salicide等)出现,使得CMOS工艺集成电路的工作速度不断提高,它的性能已经可以与双极型工艺集成电路抗衡。输入VDDVSS输出输入VSSVDD输出NWP-subp+n+n+n+p+p+RnRpRpRnVDD输出输出PNPNPNVSS(a)(b)9《集成电路制造工艺与工程应用》讲义2018/09/28SOSCMOS集成电路和硅CMOS集成电路NWPWp+n+n+n+p+p+SOS氧化硅NWPWP-subn+p+n+p+p+n+3.3VNMOS3.3VPMOSP-subn+p+n+p+p+n+NWPW1.5VNMOS1.5VPMOS制造在蓝宝石上的CMOS工艺集成电路的剖面图利用LOCOS隔离的0.35umCMOS工艺集成电路的剖面图利用STI隔离的0.11umCMOS工艺集成电路的剖面图蓝宝石(Silicon-on-SapphireSOS)是通过外延生长技术把硅生长在蓝宝石上,SOSCMOS工艺集成电路被应用在人造卫星和导弹等军事电子领域。10《集成电路制造工艺与工程应用》讲义2018/09/282.特殊工艺技术:①BiCOMS工艺技术②BCD工艺技术③HV-CMOS工艺技术11《集成电路制造工艺与工程应用》讲义2018/09/281.双极型集成电路功耗大和集成度低,早期的CMOS工艺集成电路速度低、驱动能力差,它们都无法满足VLSI系统集成多方面的发展需要。2.BiCMOS(双极-互补金属氧化物半导体)工艺技术的特点:a)将双极型器件和CMOS器件同时制造在同一芯片上;b)综合双极型器件的高跨导、强驱动能力和CMOS器件的低功耗、高集成度的优点。3.BiCMOS工艺集成电路的基本设计思想:a)芯片内部核心逻辑部分采用CMOS器件为主要单元门电路;b)而输出缓冲电路和驱动部分电路要求驱动大电容负载,所以输出缓冲电路和驱动部分电路使用双极型器件。4.BiCMOS工艺技术主要用于RF电路、LED控制驱动和IGBT控制驱动等芯片。BiCMOS工艺技术NWPWP-subp+n+n+p+p+n+NBLn+NWp+P-BaseDNWn+p+NWp+DNWn+p+P-BasePWNBLNBL3.3VPMOS3.3VNMOSVNPNLPNP12《集成电路制造工艺与工程应用》讲义2018/09/281.1986年,意法半导体(ST)公司率先研制成功BCD工艺制程技术。2.BCD(BipolarCMOSDMOS)工艺技术的特点:a)把BJT,CMOS和DMOS器件同时制作在同一芯片上;b)BCD工艺制程技术除了综合了双极器件的高跨导和强负载驱动能力,以及CMOS的高集成度和低功耗的优点,更为重要的是它还综合了高压DMOS器件的高压大电流驱动能力的特性,使DMOS可以在开关模式下工作,功耗极低。3.DMOS器件主要有两种类型:a)一种是垂直双扩散金属氧化物半导体场效应管VDMOS(VerticalDoubleDiffusedMOSFET);b)另一种是横向双扩散金属氧化物半导体场效应管LDMOS(LateralDoubleDiffusedMOSFET)。4.BCD工艺技术主要用于电子照明,智能功率等芯片。BCD工艺技术VDMOS剖面图LDMOS剖面图13《集成电路制造工艺与工程应用》讲义2018/09/281.HV-CMOS工艺技术的特点:a)把CMOS和DDDMOS(DoubleDiffusedDrainMOS)/FDMOS(FieldOxideDriftMOS)制造在同一个芯片上;b)是传统CMOS工艺制程技术向高压的延伸,可以支持高压信号输出;c)成本比BCD工艺低。2.HV-CMOS工艺集成电路的基本设计思想:a)芯片内部核心逻辑部分采用CMOS器件为主要单元门电路;b)而输出缓冲电路和驱动部分电路要求驱动高压信号,所以输出缓冲电路和驱动部分电路使用高压器件。3.HV-CMOS工艺集成电路主要应用在LCD和LED屏幕驱动芯片。HV-CMOS工艺技术14《集成电路制造工艺与工程应用》讲义2018/09/28二.MOS晶体管的发展和面临的挑战①多晶硅栅(Polysilicon),②栅极金属硅化物(Polycide)③漏端轻掺杂(lightlyDopedDrain-LDD)结构④沟道离子注入⑤自对准金属硅化物(Salicide)⑥应变硅和提高源漏(RaiseSourceandDrainRSD)⑦高K介质-金属栅(HKMG)⑧全耗尽-SOI(FullyDepletionFD-SOI)⑨鳍型场效应晶体管-FinFET15《集成电路制造工艺与工程应用》讲义2018/09/281.铝栅的特点:a)金属导体材料铝电阻率低;b)不能耐高温;c)存在套刻不齐问题会影响集成度。2.1968年,半导体业界利用多晶硅栅代替铝栅。3.多晶硅栅具有三方面的优点:a)第一个优点是多晶硅不但与硅工艺兼容,而且多晶硅可以耐高温退火;b)第二个优点是多晶硅栅可以实现源漏有源区自对准;c)第三个优点是可以通过掺杂来改变多晶硅栅功函数,从而能很好地解决了CMOS技术中的NMOS和PMOS阈值电压的调节问题。多晶硅栅(Polysilicon)工艺技术16《集成电路制造工艺与工程应用》讲义2018/09/28随着MOS器件的特征尺寸缩小到亚微米阶段:1.多晶硅栅的缺点:电阻率高,严重影响了MOS器件的高频特性。(厚度3KÅ的多晶硅的方块电阻高达36ohm/sq。)2.金属硅化物(polycide):a)是多晶硅和金属硅化物(polycide)的双层材料,电阻率低。(Polycide的方块电阻只有3ohm/sq。)b)在亚微米阶段,利用它代替多晶硅栅,降低栅极的电阻。3.HCI和LDD结构:随着MOS器件的特征尺寸不断缩小==》沟道横向电场强度不断增强==》载流子发生碰撞电离现象==》形成热载流子注入效应==》利用LDD(LightlyDopedDrain-LDD)结构改善漏端耗尽区的峰值电场==》改善热载流子注入效应。栅极金属硅化物和漏端轻掺杂结构工艺技术17《集成电路制造工艺与工程应用》讲义2018/09/28MOS器件的特征尺寸缩小到深亚微米(0.25um≥L):1.源漏有源区结深和金接触孔的尺寸不断缩小==》接触电阻升高了(200ohm以上)==》利用金属硅化物(silicide)降低有源区的电阻和接触电阻。2.自对准金属硅化物Salicide(SelfAlignedSilicide):金属材料(Ti、Co和Ni等)只会与硅和多晶硅发生反应形成金属硅化物,而不会与氧化物发生反应。3.DIBL和沟道离子注入:a)源漏之间的耗尽区相互靠近==》导致势垒高度降低==》形成亚阈值漏电流。b)利用沟道离子注入和晕环(Halo)/口袋(Pocket)离子注入==》增加沟道区域和衬底的离子浓度==》减小源漏与衬底之间的耗尽区宽度==》改善亚阈值区的漏电流。自对准金属硅化物和沟道离子注入工艺技术18《集成电路制造工艺与工程应用》讲义2018/09/28MOS器件的特征尺寸不断缩小到90nm及以下:1.提高沟道掺杂浓度抑制短沟道效应==》高掺杂的沟道会增大库伦散射==》载流子迁移率下降==》器件的速度降低。2.应变硅技术:通过外延生长在源漏区嵌入应变材料使沟道发生应变,从而提高器件的速度。例如NMOS的应变材料是SiC,PMOS的应变材料是SiGe。3.RSD(RaiseSourceandDrain)技术:a)随着源漏的结深的减小==》出现漏电==》利用RS