时序逻辑电路课件

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第17章时序逻辑电路17.1双稳态触发器17.2寄存器17.3计数器17.4时序逻辑电路分析17.5应用举例本章要求1.掌握R-S、J-K、D触发器的逻辑功能及不同结构触发器的动作特点;2.掌握寄存器、移位寄存器、二进制计数器、十进制计数器的逻辑功能,会分析时序逻辑电路;3.学会使用本章所介绍的各种集成电路;第17章时序逻辑电路电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。时序逻辑电路的特点:下面介绍双稳态触发器,它是构成时序电路的基本逻辑单元。17.1双稳态触发器特点:1.有两个稳定状态“0”态和“1”态;2.能根据输入信号将触发器置成“0”或“1”态;3.输入信号消失后,被置成的“0”或“1”态能保存下来,即具有记忆功能。双稳态触发器:是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。&QQG1&G2SDRD17.1.1基本R-S触发器两互补输出端两输入端正常情况下,两输出端的状态保持相反。通常以Q端的逻辑电平表示触发器的状态,即Q=1,Q=0时,称为“1”态;反之为“0”态。反馈线触发器输出与输入的逻辑关系1001设触发器原态为“1”态。翻转为“0”态(1)SD=1,RD=01010&QQG1&G2SDRD设原态为“0”态1001110触发器保持“0”态不变复位0结论:不论触发器原来为何种状态,当SD=1,RD=0时,将使触发器置“0”或称为复位。&QQG1&G2SDRD01设原态为“0”态011100翻转为“1”态(2)SD=0,RD=1&QQG1&G2SDRD设原态为“1”态0110001触发器保持“1”态不变置位1结论:不论触发器原来为何种状态,当SD=0,RD=1时,将使触发器置“1”或称为置位。&QQG1&G2SDRD11设原态为“0”态010011保持为“0”态(3)SD=1,RD=1&QQG1&G2SDRD设原态为“1”态1110001触发器保持“1”态不变1当SD=1,RD=1时,触发器保持原来的状态,即触发器具有保持、记忆功能。&QQG1&G2SDRD&QQG1&G2SDRD110011111110若G1先翻转,则触发器为“0”态“1”态(4)SD=0,RD=0当信号SD=RD=0同时变为1时,由于与非门的翻转时间不可能完全相同,触发器状态可能是“1”态,也可能是“0”态,不能根据输入信号确定。10若先翻转基本R-S触发器状态表逻辑符号QQSDRDSDRDQ100置0011置111不变保持00同时变1后不确定功能低电平有效RD(ResetDirect)-直接置“0”端(复位端)SD(SetDirect)-直接置“1”端(置位端)基本R-S触发器导引电路&G4SR&G3CP&G1&G2SDRDQQ时钟脉冲17.1.2可控R-S触发器当CP=0时011R,S输入状态不起作用。触发器状态不变11&G1&G2SDRDQQ&G4SR&G3CPSD,RD用于预置触发器的初始状态,工作过程中应处于高电平,对电路工作状态无影响。被封锁被封锁当CP=1时1打开触发器状态由R,S输入状态决定。11打开触发器的翻转时刻受C控制(CP高电平时翻转),而触发器的状态由R,S的状态决定。&G1&G2SDRDQQ&G4SR&G3CP当CP=1时1打开(1)S=0,R=00011触发器保持原态触发器状态由R,S输入状态决定。11打开&G1&G2SDRDQQ&G4SR&G3CP1101010(2)S=0,R=1触发器置“0”(3)S=1,R=0触发器置“1”11&G1&G2SDRDQQ&G4SR&G3CP1110011110若先翻若先翻Q=1Q=011(4)S=1,R=1当时钟由1变0后触发器状态不定11&G1&G2SDRDQQ&G4SR&G3CP可控RS状态表00SR01010111不定Qn+1QnQn—时钟到来前触发器的状态Qn+1—时钟到来后触发器的状态逻辑符号QQSRCPSDRDCP高电平时触发器状态由R、S确定约束条件01RSQRSQnn例:画出可控R-S触发器的输出波形RSCP不定不定可控R-S状态表CP高电平时触发器状态由R、S确定QQ0100SR01010111不定Qn+1Qn存在问题:时钟脉冲不能过宽,否则出现空翻现象,即在一个时钟脉冲期间触发器翻转一次以上。CP克服办法:采用JK触发器或D触发器00SR01010111不定Qn+1QnQ=SQ=R17.1.3JK触发器1.电路结构从触发器主触发器反馈线CPCPKQRQJS1互补时钟控制主、从触发器不能同时翻转RSC从触发器QQQQSDRDRC主触发器QJKQS2.工作原理主触发器打开主触发器状态由J、K决定,接收信号并暂存。从触发器封锁从触发器状态保持不变。01CPCP011RSC从触发器QQQQSDRDRC主触发器QJKQS10状态保持不变从触发器的状态取决于主触发器,并保持主、从状态一致,因此称之为主从触发器。从触发器打开主触发器封锁0C01CP0101RS从触发器QQQQSDRDRQJKQSCP主触发器010CP高电平时触发器接收信号并暂存(即主触发器状态由J、K决定,从触发器状态保持不变)。要求CP高电平期间J、K的状态保持不变。CP下降沿()触发器翻转(主、从触发器状态一致)。CP低电平时,主触发器封锁,J、K不起作用1RS从触发器QQQQSDRDRQJKQSCP主触发器01CP01CP010分析JK触发器的逻辑功能(1)J=1,K=1设触发器原态为“0”态翻转为“1”态110110101001主从状态一致状态不变011RS从触发器QQQQSDRDRQJKQSCP主触发器状态不变CP01010设触发器原态为“1”态为“?”状态J=1,K=1时,每来一个时钟脉冲,状态翻转一次,即具有计数功能。(1)J=1,K=1跳转1RS从触发器QQQQSDRDRQJKQSCP主触发器01CP010(2)J=0,K=1设触发器原态为“1”态翻转为“0”态01100101011001设触发器原态为“0”态为“?”态1RS从触发器QQQQSDRDRQJKQSCP主触发器01CP010(3)J=1,K=0设触发器原态为“0”态翻转为“1”态10011010100101设触发器原态为“1”态为“?”态RS从触发器QQQQSDRD1RQJKQSCP从触发器CP010(4)J=0,K=0设触发器原态为“0”态保持原态00010001保持原态保持原态RSC从触发器QQQQSDRD1RCQJKQSCP从触发器CP01001结论:nQJSnKQRCP高电平时主触发器状态由J、K决定,从触发器状态不变。CP下降沿()触发器翻转(主、从触发器状态一致)。RS从触发器QQQQSDRD1RQJKQSCP从触发器3.JK触发器的逻辑功能nQJSnKQRQn10011100Qn01JKQnQn+100011011JK触发器状态表01010101CP高电平时,主触发器状态由J、K决定,从触发器状态不变。CP下降沿()触发器翻转(主、从触发器状态一致)。00010101Qn+1QnS'R'1nnnQJQKQJKQn+100Qn01010111QnJK触发器状态表(保持功能)(置“0”功能)(置“1”功能)(计数功能)C下降沿触发翻转SD、RD为直接置1、置0端,不受时钟控制,低电平有效,触发器工作时SD、RD应接高电平。逻辑符号CPQJKSDRDQ例:JK触发器工作波形CPJKQ下降沿触发翻转基本R-S触发器导引电路&G2&G1QQSDRD&G3&G4&G5&G6CPD17.1.4维持阻塞D触发器1.电路结构反馈线跳转&G2&G1QQSDRD&G3&G4&G5&G6CPD2.逻辑功能01(1)D=01触发器状态不变0当CP=0时110当CP=1时0101触发器置“0”封锁在CP=1期间,触发器保持“0”不变&G2&G1QQSDRD&G3&G4&G5&G6CPD2.逻辑功能01(1)D=10触发器状态不变1当CP=0时111当CP=1时0110触发器置“1”封锁在CP=1期间,触发器保持“1”不变封锁D触发器状态表DQn+10101上升沿触发翻转逻辑符号DCPQQRDSDCP上升沿前接收信号,上升沿时触发器翻转,(其Q的状态与D状态一致;但Q的状态总比D的状态变化晚一步,即Qn+1=Dn;上升沿后输入D不再起作用,触发器状态保持。即(不会空翻)结论:例:D触发器工作波形图CPDQ上升沿触发翻转17.1.5触发器逻辑功能的转换1.将JK触发器转换为D触发器当J=D,K=D时,两触发器状态相同D触发器状态表DQn+10101JKQn+100Qn01010111QnJK触发器状态表D1CPQJKSDRDQ仍为下降沿触发翻转2.将JK触发器转换为T触发器TCPQJKSDRDQT触发器状态表TQn+101QnQn(保持功能)(计数功能)JKQn+100Qn01010111QnJK触发器状态表当J=K时,两触发器状态相同3.将D触发器转换为T´触发器T触发器仅具有计数功能即要求来一个CP,触发器就翻转一次。CPQD=QD触发器状态表DQn+10101CPQQD17.3寄存器寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放n位二进制时,要n个触发器。按功能分数码寄存器移位寄存器RDQDFF0d0Q0QDFF1d1Q1d2QDFF2Q2QDFF3d3Q31.数码寄存器仅有寄存数码的功能。清零寄存指令通常由D触发器或R-S触发器组成并行输入方式00001101寄存数码1101触发器状态不变RDSDd3RDSDd2RDSDd1RDSDd010清零1100寄存指令&Q0&Q1&Q2&Q3取数指令1100并行输出方式&&&&QQQQ00000011状态保持不变101011112.移位寄存器不仅能寄存数码,还有移位的功能。所谓移位,就是每来一个移位脉冲,寄存器中所寄存的数据就向左或向右顺序移动一位。按移位方式分类单向移位寄存器双向移位寄存器寄存数码1)单向移位寄存器清零D1移位脉冲23410111QQ3Q1Q2RD0000000100101011010110111011QJKFF0Q1QJKFF2QJKFF1QJKFF3数据依次向左移动,称左移寄存器,输入方式为串行输入。QQQ从高位向低位依次输入数码输入1110010110011000输出再输入四个移位脉冲,1011由高位至低位依次从Q3端输出。串行输出方式清零D10111QQ3Q1Q2RD10111011QJKFF0Q1QJKFF2QJKFF2QJKFF3QQQ5移位脉冲786数码输入左移寄存器波形图12345678CP1111011DQ0Q3Q2Q11110待存数据1011存入寄存器0111从Q3取出四位左移移位寄存器状态表0001123移位脉冲Q2Q1Q0移位过程Q3寄存数码D001110000清零110左移一位001011左移二位01011左移三位10114左移四位101并行输出再继续输入四个移位脉冲,从Q3端串行输出1011数码动画右移移位寄存器1清零0寄存指令并行输入串行输出DQ2SDRDd2&F2Q1SDRDd1&F1Q0SDRDd0&F0DDQ3SDRDd3&F3D串行输入移位脉冲DCP2)并行、串行输入/串行输出寄存器寄存器分类并行输入/并行输出串行输入/并行输出并行输入/串行输出串行输入/串行输出FF3FF1FF0d0d1d2d3Q0Q1Q2Q3FF2dQ0Q1Q2Q3FF3FF1FF0FF2d0d1d2d3Q3FF3FF1FF0FF2Q3dFF3FF1FF0FF23)双向移位寄存器:既能左移也能右移。DQ2DQ1DQ01&111&1&.RDCPS左移输入待输数据由低位至高位依次输入待输数据由高位至低位依次输入101右移输入移位控制端0000

1 / 134
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功