数电复习题选择题:1.下列四个数中,与十进制数(163)10不相等的是(D)A、(A3)16B、()2C、(0001)8421BCDD、(203)82.N个变量可以构成多少个最小项(C)A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是(C)A、检波B、开关C、放大D、整流4..将十进制数10)18(转换成八进制数是(B)A、20B、22C、21D、235.译码器的输入地址线为4根,那么输出线为多少根(C)A、8B、12C、16D、206.能把正弦信号转换成矩形脉冲信号的电路是(D)A、多谐振荡器B、D/A转换器C、JK触发器D、施密特触发器7.三变量函数BCACBAF,,的最小项表示中不含下列哪项(A)A、m2B、m5C、m3D、m78.用PROM来实现组合逻辑电路,他的可编程阵列是(B)A、与阵列B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为(A)转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是(A)A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11.当三态门输出高阻状态时,输出电阻为(A)A、无穷大B、约100欧姆C、无穷小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率faxIm的关系是(C)A、fs≥faxImB、fs≤faxImC、fs≥2faxImD、fs≤2faxIm13.下列说法不正确的是(C)A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14.以下错误的是(B)A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15.下列描述不正确的是(A)A.触发器具有两种状态,当Q=1时触发器处于1态B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为(B)。A.模拟信号B.数字信号17.组合逻辑电路通常由(A)组合而成。A.门电路B.触发器C.计数器18.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出012YYY的值是(C)。A.111.010C19.十六路数据选择器的地址输入(选择控制)端有(C)个。A.16.2C20.一位8421BCD码译码器的数据输入线与译码输出线的组合是(C)。A.4:6:10C.4:10:421.函数BAAF的结果是(C)A.ABB.BAC.BAD.BA22.ROM属于(A)。A.组合逻辑电路B.时序逻辑电路23.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。—0000—000024.一个二进制序列检测电路,当输入序列中连续输入5位数码均为1时,电路输出1,则同步时序电路最简状态数为(B)A.4B.5C.6D.725.可以直接现与的器件是(A)A.OC门B.I2L门C.ECL门D.TTL门26.16个触发器构成计数器,该计数器可能的最大计数模值是(D)A.16B.32D.21627.用1K×1位的RAM扩展成4K×2位应增加地址线(B)根。28.能把正弦信号转换成矩形脉冲信号的电路是(D)A.多谐振荡器A转换器触发器D.施密特触发器29.接通电源就能输出矩形脉冲波形的是(A)A.多谐振荡器A转换器触发器D.施密特触发器30.在函数F=AB+CD的真值表中,F=1的状态有多少个?(D)。A、2B、4C、6D、7E、1631.对于题图1所示波形,其反映的逻辑关系是:(B)图1A、与非关系;B、异或关系;C、同或关系;D、或关系;E、无法判断。32、矩形脉冲信号的参数有D。A.周期B.占空比C.脉宽D.以上都是33、电路的输出态不仅与当前输入信号有关,还与前一时刻的电路状态有关,这种电路为(B)。A.组合电路B.时序电路34、米利和莫尔型时序电路的本质区别是(B)A、没有输入变量。B、当时的输出只和当时电路的状态有关,和当时的输入无关。C、没有输出变量。D、当时的输出只和当时的输入有关,和当时电路状态无关。35、十进制数25用8421BCD码表示为B。1010101C.10010136、下列各函数等式中无冒险现象的函数式有D。A.BAACCBFB.BABCCAFC.BABABCCAFD.CABABCBAACCBFE.BABAACCBF37、在下列逻辑电路中,不是组合逻辑电路的有D。A.译码器B.编码器C.全加器D.寄存器38、把一个五进制计数器与一个四进制计数器串联可得到D进制计数器。.5C39、N个触发器可以构成最大计数长度(进制数)为D的计数器。40、同步时序电路和异步时序电路比较,其差异在于后者B。A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关41、寻址容量为16K×8的RAM需要C根地址线。.8C42、只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容D。A.全部改变B.全部为0C.不可预料D.保持不变43、将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为A。A.采样B.量化C.保持D.编码44、若某ADC取量化单位△=81REFV,并规定对于输入电压Iu,在0≤Iu<81REFV时,认为输入的模拟电压为0V,输出的二进制数为000,则85REFV≤Iu<86REFV时,输出的二进制数为B。.101C45、指出下列电路中能把串行数据转换为并行数据的是(C)A、JK触发器B、3线-8线译码器C、移位寄存器D、十进制计数器46、逻辑函数F=)(BAA=A。C.BAD.BA47、在何种输入情况下,“与非”运算的结果是逻辑0。DA.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是148、若在编码器中有50个编码对象,则要求输出二进制代码位数为B位。.6C49、在下列逻辑电路中,不是组合逻辑电路的有D。A.译码器B.编码器C.全加器D.寄存器50、下列逻辑电路中为时序逻辑电路的是C。A.变量译码器B.加法器C.数码寄存器D.数据选择器51、随机存取存储器具有A功能。A.读/写B.无读/写C.只读D.只写52、寻址容量为16K×8的RAM需要C根地址线。.8C53、用二进制码表示指定离散电平的过程称为D。A.采样B.量化C.保持D.编码54、将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为B。A.采样B.量化C.保持D.编码填空题:1.数制转换:(8F)16=(143)10=()2=(217)8。2.有一数码,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93)。3.已知某函数DCABDCABF,该函数的反函数F=(DCABDCAB)4.如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。5.在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入(高)电平;在CMOS门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入(高)电平。6.晶体三极管在工作时,发射结和集电结均处正向偏置,该晶体管工作在(饱和导通)状态。7.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出01234567YYYYYYYY应为()。8.一个10位地址码、8位输出的ROM,其存储容量为(8K或213)。9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有(11)根地址线,有(16)根数据读出线。10.能够实现“线与”的TTL门电路叫(OC门)。11.按逻辑功能的不同特点,数字电路可分为(组合逻辑电路)和(时序逻辑电路)两大类。12.在逻辑电路中,三极管通常工作在(饱和)和(截止)状态13.(406)10=(010000000110)8421BCD14.一位数值比较器的逻辑功能是对输入的(A和B两个)数据进行比较,它有(YAB)、(YAB)、(YA=B)三个输出端。15.TTL集成JK触发器正常工作时,其dR和dS端应接(高)电平。16.单稳态触发器有两个工作状态(稳态)和(暂稳态),其中(暂稳态)是暂时的。17.一般ADC的转换过程由(采样)、(保持)、(量化)和(编码)4个步骤来完成。18.存储器的存储容量是指(存储单元的总和)。某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是(215×4)。19.电路如下图(图中为上升沿Jk触发器),触发器当前状态Q3Q2Q1为“100”,请问在时钟作用下,触发器下一状态(Q3Q2Q1)为(011)20.如果对160个符号进行二进制编码,则至少需要(8)位二进制数。21.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关);与电路原来所处的状态(无关);时序逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关);与信号作用前电路原来所处的状态(有关)。(答案填有关或无关)门称为(集电极开路)门,多个OC门输出端并联到一起可实现(线与)功能。23.发光二极管半导体数码显示器的内部接法有两种形式:共(阴)接法和共(阳)接法。对于以上两种接法的发光二极管数码显示器,应分别采用(高)电平驱动和(低)电平驱动的七段显示译码器。24.时序逻辑电路按照其触发器是否有统一的时钟控制分为(同步)时序电路和(异步)时序电路。25.(16=()2=8=10=(10010101)8421BCD26.逻辑函数F=A+B+CD的反函数F=(DBACBA)。27.逻辑函数F=A(B+C)·1的对偶函数是(0BCA)。28.集电极开路门的英文缩写(OC)门,工作时必须外加(电源)和(电阻)。多个集电极开路门输出端并联到一起可实现(线与)功能。29.时序逻辑电路按照其触发器是否有统一的时钟控制分为(同步)时序电路和(异步)时序电路。30.在数字电路中,常用的计数制除十进制外,还有(二进制)、(八进制)、(十六进制)。判断题:1.TTL或非门多余输入端可以接高电平。(×)2.寄存器属于组合逻辑电路。(×)3.构成一个5进制计数器需要5个触发器(×)4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。(√)5.当时序逻辑电路存在有效循环时该电路能自启动(×)6.八路数据分配器的地址输入(选择控制)端有8个。(×)7.关门电平UOFF是允许的最大输入高电平。(×)8.最常见的单片集成DAC属于倒T型电阻网络DAC。(√)9.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下(√)10.三态门输出为高阻时,其输出线上电压为高电平(×)11.超前进位加法器比串行进位加法器速度慢(×)12.译码器哪个输出信号有效取决于译码器的地址输入信号(√)13.五进制计数器的有效状态为五个(√)14.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。(√)15.当时序逻辑电路存在无效循环时该电路不能自启动(√)触发器、JK触发器均具有状态翻转功能(×)17.D/A的含义是模数转换(×)18.构成一个7进制计数器需要3个触发器(√)19.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器(×)20.判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现(×)21.利用三态门可以实现数据的双向传输。(√)22.有些OC门能直接驱动小型继电器。(√)23.555定时器可以构成多谐振荡器、单稳态触发器、施