寄存器、存储器与运算器之间数据的传输姓名:xxxxxx组号:15学号:110703xx110703xx实验日期:2013/05/15报告完成日期:2013/05/17一实验目的1.了解运算器功能部件、存储器功能部件及寄存器组的工作原理和过程;2.理解总线工作原理和过程;3.实现寄存器组与运算器功能部件以及存储器功能部件之间的连接测试,最终通过波形测试,验证设计的正确性;二实验内容将设计好的寄存器、运算器、存储器以总线方式建立数据传输系统,进行数据通路实验。具体要求如下:1.理解总线的概念,将前3次实验设计的寄存器组、存储器功能部件和运算器功能部件以总线方式连接成一个数据传输试验系统。2.测试波形要用时序仿真实现,测试功能为:①.两个寄存器中的数据通过运算器功能部件完成相应运算,最终结果写入某一寄存器中;②.寄存器与存储器中的数据通过运算器功能部件完成响应运算,最终结果写入某一寄存器中;③.寄存器与存储器中的数据通过运算器功能部件完成相应运算,最终结果写入存储器的某一单元中。三设计思路①.用两个74273和两个74244设计一个总线暂存器buslatch,使之具有暂存和三态输出功能。②.将前三次实验封装好的通用寄存器组、运算器、存储器和buslatch挂载在总线上,给出输入,并在一个波形文件中进行仿真。器件封装波形图五实验小结在实验中,首先要做一个总线暂存器作为输入端,实验中所有的数据都应该通过它作为初始输入。在存储器挂载在总线上时,8位地址和16位数据的都应该从总线上得到数据,开始的时候我只传了一个数据,把低八位当做地址,后来在老师的指正下先传一个地址,后传数据,完成了实验要求。