c微机原理习题一、选择填空1、CPU执行OUTDX,AL指令时,()的值输出到数据总线上。A、AL寄存器B、AX寄存器C、DL寄存器D、DX寄存器2、连接主机与外设间的电路称为()。A、接口B、端口C、数字电路D、转换电路3、地址译码的作用是()。A、设计接口B、区分不同外设C、接至地址总线D、向外设输出数据4、中断控制器8259可管理()。A、非屏蔽中断B、指令中断C、外部中断D、可屏蔽中断5、对INTN指令,其中断向量存放在内存从()开始的地址中。A、DS*10H+N*4B、DS*10H+NC、0*10H+N*4D、0*10H+N6、8259的中断服务寄存器ISR的某一位如果置1,则表示()。A、8259中断服务故障B、CPU正在执行中断服务程序C、外部设备可以请求中断服务D、中断服务程序刚执行完毕7、8086/8088CPU内部有一个始终指向堆栈顶部的地址指针是()。A、SPB、IPC、BPD、BX8、8086/8088CPU内部地址指针是()。A、20位B、8位C、16位D、24位9、8086存储段是存储器的一个逻辑单位,其长度可达()字节A、16KB、64KC、640KD、1M10、对于“未对准好”字,8086CPU需要()个总线周期完成对该字的访问。A、1B、2C、3D、411、8086/8088能寻址内部存储器的最大地址范围为()。A、64KB、512KC、1MD、10M12、除法出错是属于()中断。A、线路故障B、内部C、INTOD、单步13、中断传送方式下,当外部需要输入输出数据,向CPU发出中断请求信号,由接口电路使()信号有效,引起中断响应。A、HLDAB、INTRC、HOLDD、INTA14、DMA数据传送,是由()控制的。A、硬件控制器B、程序C、CPUD、外设15、CPU与外设交换信息时,是通过()传送外设控制和外设状态信息的。A、数据总线B、地址总线C、控制总线D、局部总线16、8086执行OUTDX,AL指令时,()的值输出到地址总线上。A、ALB、AXC、DLD、DX17、有效时要求8086的()引脚同时输出低电平。A、IN和OUTB、C、ALE和D、地址和数据18、CPU对单步中断的响应,必须根据()标志位的状态来决定是否响应。A、IFB、DFC、TFD、ZF19、中断向量表中存放的是()。A、中断类型码B、中断服务程序C、中断向量码D、中断服务程序入口地址20、中断控制器8259中没有()寄存器。A、中断服务B、中断屏蔽C、中断响应D、中断请求21、如果向8259写入的ICW2(设置中断类型码)为20H,则IR1引脚所对应的中断类型码为()。A、21HB、22HC、23HD、24H22、由8088CPU组成的PC机的数据线是()。A、8条单向线B、16条单向线C、8条双向线D、16条双向线23、设有14个按键组成键盘阵列,识别这14个按键至少需要有()根口线。A、6根B、7根C、8根D、14根24、8086/8088CPU内部有一个指向下一个指令字节的地址指针寄存器是()。A、BIUB、IPC、CSD、SP25、用户可以单元为单位进行读写的存贮器是()。A、RAMB、ROMC、软盘D、硬盘26.集成度最高的存贮线路是()态线路。A、六管静B、六管动C、四管动D、单管动27.EPROM2732有4K个地址单元。当从F0000H开始分配地址,它的末地址为()A、F03FFB、F07FFC、F0FFFD、F100028.响应NMI请求的必要条件是()。A、IF=1B、IF=0C、一条指令结束D、无INTR请求29.传送数据时,占用CPU时间最长的传送方式是()。A、查询B、中断C、DMAD、通道IORM/IO和RDRD30.DMA数据传送,是由()控制的。A、硬件控制器B、程序C、CPUD、825531.在DMA方式下,CPU与总线的关系是(C).A、只能控制数据总线B、只能控制地址总线C、成隔离状态D、成短接状态32.中断向量的地址是(C).A、子程序入口地址B、中断服务程序入口地址C、存放中断服务程序入口地址的地址D、中断程序的第一行的地址33.PC机中为使工作于一般全嵌套方式的8259中断控制器能接受下一个中断请求,在中断服务程序结束处应(C)A、执行IRET指令B、执行POP指令C、发送EOI命令D、发送OCW3命令34.冯诺依曼机工作方式的基本特点是(B)A、多指令流单数据流B、按地址访问并顺序执行指令C、堆栈操作D、存贮器按内容选择地址35.8086微处理器可寻址访问的最大I/O空间为(B)A、1KBB、64KBC、640KBD、1MB36.Pc机数据总线信号的状态是、(C).A、单向双态B、单向三态C、双向三态D、双向双态37.存储器是计算机系统的记忆设备,它主要用来(C)A、存放数据B、存放程序C、存放数据和程序D、存放微程序38.I/O与主机信息的交换采用中断方式的特点是(B)A、CPU与设备串行工作,传送与主程序串行工作B、Cpu与设备并行工作,传送与主程序串行正作C、CPU与设备并行工作,传送与主程序并行工作.D、以上都不对39.在I/O传送方式中,哪种传送可提高系统的工作效率(C)A、条件传送B、查询传送C、中断传送D、前三项均可40.(B)是以CPU为核心,加上存储器,I/O接口和系统总线构成的.A、微处理器B、微型计算机C、微型计算机系统D、计算机41.PC机中确定硬中断服务程序的入口地址是(C)A、主程序中的调用指令B、主程序中的转移指令C、中断控制器发出的类型码D、中断控制器中的中断服务寄存器(ISR)42.8086/8088中状态标志有()个A、3B、4C、5D、643.8086/8088可用于间接寻址的寄存器有().A、2B、4C、6D、844.在8086/8088中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出()信息.A、数据B、状态C、地址D、其他45.8086/8088的中断向量表()A、用于存放中断类型号B、用于存放中断服务程序入口地址C、是中断服务程序的入口D、是中断服务程序的返回地址46.计算机的存储器采用分级存储体系的主要目的是()。A、便于读写数据B、减小机箱的体积C、便于系统升级D、解决存储容量、价格和存取速度之间的矛盾47、在机器内部操作中,CPU与存贮器之间信息交换使用的是()。A.逻辑地址B.物理地址C.有效地址D.相对地址48、当执行指令ADDAX,BX后,若AX的内容为2BA0H,设置的奇偶标志位PF=1,下面的叙述正确的是()。A.表示结果中含1的个数为偶数B.表示结果中含1的个数为奇数C.表示该数为偶数D.表示结果中低八位含1的个数为偶数49、假设VAR为变量,指令MOVBX,OFFSETVAR源操作数的寻址方式是()。A.直接寻址B.间接寻址C.立即数寻址D.存贮器寻址50、完成同指令XCHGAX,BX相同功能的指令或指令序列是()。A.MOVAX,BXB.MOVBX,AXC.PUSHAXD.MOVCX,AXPOPBXMOVAX,BXMOVBX,CX51、已知字变量buffer等于1234h,它所在的偏移地址为5678h,执行下列指令后ax=()。movax,bufferleaax,bufferA.1234hB.5678hC.3412hD.7856h52、测试BL寄存器内容是否与数据4FH相等,若相等则转NEXT处执行,可实现的方法是()。A.TESTBL,4FHB.XORBL,4FHJZNEXTJZNEXTC.ANDBL,4FHD.ORBL,4FHJZNEXTJZNEXT53、寄存器BX和DX中存放有32位二进制数,其中BX中放高16位,下列程序段完成对这32位数扩大4倍的功能,那么该程序段中方框里应填的语句是()。MOVCX,2LOP:SHLDX,1LOOPLOPA.ROLBX,1B.RORBX,1C.RCLBX,1D.RCRBX,154、当一个带符号数大于0FBH时程序转移,需选用的条件转移指令是()。A.JLEB.JNLC.JNLED.JL55、使用DOS功能调用时,子程序编号应放在()寄存器中。A.ALB.AHC.AXD.任意指定56、8086CPU在进行I/O读操作时,//MIODTR和必须是()。A.00B.01C.10D.1157、8086/8088执行一个总线周期是在()之后插入TW。A.T1B.T2C.T3D.T458、若用存贮芯片(32K×8)构成8086的存贮器系统要用()。A.8片B.16片C.32片D.64片59、除法出错是属于()中断。A.线路故障B.内部中断C.INTOD.单步中断60、8255A工作于方式1输出方式,A口/B口与外设之间的控制状态联络信号是()。A.STB与IBFB.IBF与ACKC.ACKOBF与D.STBOBF与61、8253是可编程定时、计数器芯片,它内部有()。A.三个定时器B.四个定时器C.二个计数器D.四个计数器62、8086CPU的NMI引脚上输入的信号是()A.可屏蔽中断请求B.非屏蔽中断请求C.中断相应D.总线请求63、8086CPU在()时刻采样READY信号决定是否插入等待周期。A.T3下降沿B.T3上升沿C.T2下降沿D.T2上升沿64、8288的作用是()。A.地址锁存器B.数据收发器C.时钟信号源D.总线控制器65、采用两片可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大到()。A.15级B.16级C.32级D.64级66、PCI总线是()位总线。A.16B.16/32C.32D.32/6467、微型计算机是以大规模、超大规模集成电路为主要部件,以集成了控制器和()的微处理器为核心,所构造出的计算机A、存贮器B、寄存器C、运算器D、计数器68、单片机内部除CPU外还集成了计算机的其他一些主要部件,如:ROM、RAM、并行接口、串行接口,有的芯片还集成了()等A、存贮器B、运算器C、定时器D、微处理器69、8088典型的总线周期由()个T组成。A、4B、5C、6D、870、当8088进行读写存储器或I/O接口时,如果存储器或I/O接口无法满足CPU的读写时序(来不及提供或读取数据时),需要CPU插入()A、T3B、T4C、TwD、Ti71、如果8088的CLK引脚接5MHz的时钟信号,那么每个T状态的持续时间为().A、200nsB、300nsC、200msD、300ms72、PC机中确定可屏蔽中断服务程序的入口地址是()A、主程序中的调用指令B、主程序中的转移指令C、中断控制器发出的类型码D、中断控制器中的中断服务寄存器(ISR)73、在PC机上,CPU响应NMI请求时,中断类型号()。A、由8259A提供B、由8255A提供C、规定为2D、规定为374、存储器是计算机系统的记忆设备,它主要用来()A、存放数据B、存放程序C、存放数据和程序D、存放微程序75、集成度最高的存贮线路是()态线路。A、六管静B、六管动C、四管动D、单管动76、存储器()信号通常与CPU地址总线的高位地址线相关联,说明该存储器芯片是否被选中正常工作A、CSB、D0C、OED、WE77、存储器可以采用3种外译码方式,其中采用()方式可以避免地址重复。A、全译码B、部分译码C、线选译码D、地址译码78、除法出错是属于()中断。A、线路故障B、内部C、INTOD、单步79、()在任何一个总线周期的T1状态输出有效电平,以表示当前在地址/数据复用总线上输出的是地址信号。A、DENB、ALEC、RESETD、READY80、DMA数据传送,是由()控制的。A、硬件控制器B、程序C、CPUD、外设81、在DMA方式下,CPU与总线的关系是().A、只能控制数据总线B、只能控制地址总线C、成隔离状态D、成短接状态82.PC机数据总线信号的状态是().A、单向双态B、单向三态C、双向三态D、双向双态83.8086系统中,堆栈的操作()。A、只能是字节操作B、只能是字操作C、可以是字节或字操作D、只能是串操作84.CPU对单步中断的