当前位置:首页 > 电子/通信 > 综合/其它 > 电工电子综合实验59分59秒
电工电子综合实验——数字计时器的设计I、设计要求一、实验目的:1、掌握常见集成电路工作原理和使用方法。2、学会单元电路设计与组合方法。二、实验要求:实现00分00秒~59分59秒数字计时器。三、实验内容:1、设计实现信号源电路(f1=1Hz,f2=2Hz,f3=500Hz,f4=1KHz)。2、设计实现00分00秒~59分59秒数字计时器(计数、译码、显示)。3、设计实现快速校分电路(K1,2Hz,校分时秒停止,含防抖动功能)。4、设计实现可在任意时刻复位(K2)。5、设计实现整点报时电路(59分53秒、59分55秒、59分57秒【三低~f3】,59分59秒【一高~f4】)。6、整体完成00分00秒~59分59秒数字计时器电路。四、实验器材:1、集成电路:NE555一片(多谐振荡)CD4040一片(分频)CD4518两片(8421BCD码十进制计数器)CD4511四片(译码)74LS00三片(与非)74LS20一片(4输入与非)74LS21两片(4输入与门)74LS74一片(D触发)2、电容,电阻3、共阴极双字屏两块。五、数字计时器逻辑框图:II、各元件引脚布局图及逻辑功能一、NE555一片(多谐振荡):1、引脚布局图:2、逻辑功能说明:译码显示电路脉冲发生电路计时电路报时电路校分电路清零电路NE555是在电子科技行业广为应用的一种集成电路,用途十分广泛。在本电路中,构成时钟发生器,是整个电路的核心。其引脚布局图如图1所示。其中引脚1为接地端,引脚2和引脚6为输入端,引脚3为输出端,引脚4为复位清零端,引脚5为调整端(通常空置或通过一个电容接地),引脚7位放电端,引脚8为电源。3、逻辑功能表:(引脚4)Vi1(引脚6)Vi2(引脚2)VO(引脚3)0××0132Vcc31Vcc0132Vcc31Vcc1132Vcc31Vcc不变二、CD4040一片(分频):1、引脚布局图:2、逻辑功能说明:CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分别为该输入信号频率的2-1~2-12,在电路中利用其与NE555组合构成脉冲发生电路。其内部结构图如图4所示。引脚图如图3所示,其中VDD为电源输入端,VSS为接地端,CP端为输入端,CR为清零端,Q1~Q12为输出端,其输出信号频率分别为输入信号频率的2-1~2-12。三、CD4518两片(8421BCD码十进制计数器):1、引脚布局图:2、逻辑功能说明:CD4518时一种常用的8421BCD码加法计数器。每一片CD4518集成电路中集成了两个相互独立的计数器,每个计数器的内部结构图如图6所示。3、逻辑功能表:输入输出CRCPENQ3Q2Q1Q0清零1××0000计数0↑1BCD码加法计数保持0×0保持计数00↓BCD码加法计数保持01×保持表2CD4518逻辑功能表四、CD4511四片(译码):1、引脚布局图:2、逻辑功能说明:CD4511是一种8421BCD码向8段数码管各引脚码的转换器。当在其四个输入端输入8421BCD码时,其7个输出端可直接输出供7段数码管使用的信号。BI:4脚是消隐输入控制端,当BI=0时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。LT:3脚是测试输入端,当BI=1,LT=0时,译码输出全为1,不管输入DCBA状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。LE:锁定控制端,当LE=0时,允许译码输出。LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。A1、A2、A3、A4、为8421BCD码输入端。a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。CD4511的内部有上拉电阻,在输入端与数码管笔段端接上限流电阻就可工作3、逻辑功能表:输入输出LEDCBAgfedcba字符测灯0××××××11111118灭零10×00000000000消隐锁存111××××显示LE=0→1时数据译码110000001111110110000100001101110001010110112110001110011113110010011001104110010111011015110011011111006110011100001117110100011111118110100111001119五、74LS00三片(与非):1、引脚布局图:2、逻辑功能说明:74LS00是一种十分常见的集成电路,其中集成了4个与非门。3、逻辑功能表:输入输出BAQ000011101110六、74LS20一片(4输入与非):1、引脚布局图:2、逻辑功能说明:74LS20同样是一种与非门集成电路,与74LS00不同的是它的每个与非门有4个输入端。3、逻辑功能表:输入输出ABCDQ0XXX1X0XX1XX0X1XXX0111110七、74LS21三片(4输入与门):1、引脚布局图:2、逻辑功能说明:74LS21是一种4输入与门集成电路。3、逻辑功能表:输入输出ABCDQ0XXX0X0XX0XX0X0XXX0011111八、74LS74一片(D触发):1、引脚布局图:2、逻辑功能说明:74LS74集成电路是一种D触发器。3、逻辑功能表:输入输出CPDRDSDQ1N1NQ清零X01X01置“1”X10X10送“0”↑110O1送“1”↑11110保持O11X保持不允许X00X不确定九、共阴极双字屏两块:1、引脚布局图:2、逻辑功能说明:共阴极双字屏引脚布局图如图12所示,使用时只需将数码管的两个GND引脚接地,其他引脚通过330Ω电阻与CD4511的相应引脚相连即可。3、逻辑功能表:显示字型gfedcba段码001111113fh1000011006h210110115bh310011114fh4110011066h511011016dh611111017dh7000011107h811111117fh911011116fhIII、各单元设计方法、过程、逻辑图一、脉冲发生电路:脉冲发生电路是为计时器提供计数脉冲的,因为设计的是计时器,所以需要产生1Hz的脉冲信号。这里采用NE555集成电路和分频器CD4040构成。555定时器不仅体积小,而且用它来构成多谐振荡器,波形稳定,上升沿和下降沿小,振幅大,占空比可调,因此越来越广泛地被用作振荡器。而后通过CD4040产生几种频率供后面使用。当将NE555连结成图13所示的自激多谐振荡电路时,输出端为周期矩形波。震荡周期T=0.695(12R2R)C,其中1R1k,2R3k,C0.047F,所以6T=228.66510s,f=4373.401Hz,产生大约为4kHz的脉冲。将图13所示电路的输出端接至CD4040的输入端,从12Q输出端得到122分频信号1Hz(f1),作为时钟信号;从11Q输出端得到112分频信号2Hz(f2),提供给校分电路D触发器CP端和校分信号;从3Q和2Q输出端分别得到8分频、4分频信号500Hz(3f)和1KHz(4f),提供给报时电路。于是脉冲发生电路部分如图所示。f4U14040BD_5VCTRO1015O17O111O09MR11~CP10O43O52O64O713O812O914O26O35VCCOUTU2555_TIMER_RATEDGNDDISRSTTHRCONTRIR11.0kΩR23kΩC147nF120VDD5VVDD304567二、00分00秒~59分59秒计时器电路:该电路由CD4518及74LS00组合得到。由CD4518的功能表可知,当清零端输入0,EN端为1且CP端输入时钟信号或者清零端输入0,EN端输入时钟信号且CP端为0时计数器进行计数。其输出端QDQCQBQA输出从0000到1001的循环(本设计采用后者)。所以当使用其作为分和秒的个位进行计数时不需对其进行反馈清零,而用其进行分和秒的十位计数时,需要在QDQCQBQA输出0110时对其进行清零(因为CD4518是异步清零)。所以Cr2=2QC2QB,Cr4=4QC4QB。在计时过程中,当秒个位的状态1QD1QC1QB1QA=1001时,秒十位需要接收一个进位信号来实现进位,即秒十位时钟端EN2接收的脉冲信号产生由“1”到“0”的变化时秒十位开始计数,从而实现进位。1QD只在秒个位状态由1001转变为0000时产生由“1”到“0”的变化。综上分析可得EN2=1QD。同样可以分析得到:分个位时钟端EN3=2QC,分十位时钟端EN4=3QD。秒个位时钟端外接脉冲信号。带有清零电路的六十进制计数器逻辑电路图如图15所示。U1A4518BD_5V&1A31B41C51D6EN12MR17CP11U2A4518BD_5V&1A31B41C51D6EN12MR17CP11U3A4518BD_5V&1A31B41C51D6EN12MR17CP11U4A4518BD_5V&1A31B41C51D6EN12MR17CP11U5A74LS00D&U6A74LS00D&U7A74LS00D&U8A74LS00D&561011234789121131415016三、译码显示电路:根据CD4511的逻辑功能表可知,当、输入均为1而LE输入为0时其7个输出端分别输出一定的信号。只需将这些信号接入双字共阴显示器相对应的引脚即可使其显示我们所需要的数字。然而实际上我们需要在每个CD4511的输出端和数码管相应的输入端之间接入一个阻值为330Ω的电阻以防电流过大使数码管烧毁。由于电路的显示部分不会出现小数,故双字共阴显示器的小数点引脚悬空。显示部分电路如图所示。分十位分个位秒十位秒个位清零信号清零信号清零信号清零信号f1=1Hz校分保持秒位信号U14511BD_5VBCD/7SEGDA7DB1DC2DD6OA13OD10OE9OF15OC11OB12OG14~EL5~BI4~LT3U24511BD_5VBCD/7SEGDA7DB1DC2DD6OA13OD10OE9OF15OC11OB12OG14~EL5~BI4~LT3U3ABCDEFGHABCDEFGHCA89101112131401234567VCC5V1516171819202122232425262728VCC0四、控制器电路:1、校分电路:校分电路要实现的功能:电路中存在一个开关,当开关打到“正常”档时,计数器正常计数;当开关打到“校分”档时,分计数器进行快速校分(即分计数器可以不受秒计数器的进位信号控制,而选通一个频率较快的校分信号进行校分),而秒计数器保持。在任何时候,拨动校分开关,可以进行快速校分。即令计时器分为快速计数,而秒位保持。D触发器的输出端只在时钟的上升沿变化,而其他时刻保持上一次的电平,当开关在高低电平两种状态之间转换时,由于机械振动,在很短的时间内会在高低电平之间来回波动,相应的产生几个上升沿。如果直接将开关的输出端连接至分个位的时钟的话,这些上升沿将导致它瞬间跳变几个数值。然而在加上D触发器之后,由于在没有时钟上升沿的时候,输出信号保持,而其时钟频率相对与颤抖频率是很小的,也就是说在开关颤抖过程中触发器的输出是不变的,从而避免从CD4518输出端接入信号了分计数器数值的跳变。故可以用其构成防颤抖电路。校分电路如图17所示,其中输出端直接与分计时器的个位时钟端相连接。正常计时状态下,开关连接高电平,此时Q端输出高电平,总输出端的信号与秒的十位进位信号相同。当开关连接低电平时,Q端输出低电平,总输出端输出信号为2Hz的时钟信号。U1A74LS74D1D21Q5~1Q6~1CLR11CLK3~1PR4VDD5VVDDVDD5VVDD1VDD5VVDD0U2A74LS00D_VHDL&U3A74LS00D_VHDL&U4A74LS00D_VHDL&56384272、复位电路:清零电路为了考虑到防抖动,因此在这里也采用触发器来实现。电路如图17所示,正常状态下,开关打在高电平,电路正常工作。当需要清零时,打到低电平位置,Q端输出低电平,根据
本文标题:电工电子综合实验59分59秒
链接地址:https://www.777doc.com/doc-77702 .html