ARM汇编语言程序设计.ppt

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

ARM汇编语言程序设计伪指令与伪操作定义:在ARM汇编语言程序里,有一些特殊指令助记符,这些助记符与指令系统的助记符不同,没有相对应的操作码,通常称这些特殊指令助记符为伪指令,他们所完成的操作称为伪操作。ARM汇编语言程序设计ARM汇编语言程序设计作用:伪指令在源程序中的作用是为完成汇编程序作各种准备工作的,这些伪指令仅在汇编过程中起作用,一旦汇编结束,伪指令的使命就完成ARM汇编语言程序设计伪指令的分类符号定义伪指令数据定义伪指令汇编控制伪指令和宏指令其他伪指令。ARM汇编语言程序设计符号定义(SymbolDefinition)伪指令:符号定义伪指令用于定义ARM汇编程序中的变量、对变量赋值以及定义寄存器的别名等操作。常见的符号定义伪指令有如下几种:—用于定义全局变量的GBLA、GBLL和GBLS。—用于定义局部变量的LCLA、LCLL和LCLS。—用于对变量赋值的SETA、SETL、SETS。—为通用寄存器列表定义名称的RLIST。ARM汇编语言程序设计1、GBLA、GBLL和GBLS语法格式:GBLA(GBLL或GBLS)全局变量名作用:GBLA、GBLL和GBLS伪指令用于定义一个ARM程序中的全局变量,并将其初始化。其中:GBLA伪指令用于定义一个全局的数字变量,并初始化为0;GBLL伪指令用于定义一个全局的逻辑变量,并初始化为F(假);GBLS伪指令用于定义一个全局的字符串变量,并初始化为空;由于以上三条伪指令用于定义全局变量,因此在整个程序范围内变量名必须唯一。ARM汇编语言程序设计1、GBLA、GBLL和GBLS示例:GBLATest1;定义一个全局的数字变量,变量名为Test1Test1SETA0xaa;将该变量赋值为0xaaGBLLTest2;定义一个全局的逻辑变量,变量名为Test2Test2SETL{TRUE};将该变量赋值为真GBLSTest3;定义一个全局的字符串变量,变量名为Test3Test3SETS“Testing”;将该变量赋值为“Testing”ARM汇编语言程序设计2.LCLA、LCLL和LCLS语法格式:LCLA(LCLL或LCLS)局部变量名作用:LCLA、LCLL和LCLS伪指令用于定义一个ARM程序中的局部变量,并将其初始化。其中:LCLA伪指令用于定义一个局部的数字变量,并初始化为0;LCLL伪指令用于定义一个局部的逻辑变量,并初始化为F(假);LCLS伪指令用于定义一个局部的字符串变量,并初始化为空;以上三条伪指令用于声明局部变量,在其作用范围内变量名必须唯一。ARM汇编语言程序设计2、LCLA、LCLL和LCLS示例:LCLATest4;声明一个局部的数字变量,变量名为Test4Test4SETA0xaa;将该变量赋值为0xaaLCLLTest5;声明一个局部的逻辑变量,变量名为Test5Test5SETL{TRUE};将该变量赋值为真LCLSTest6;定义一个局部的字符串变量,变量名为Test6Test6SETS“Testing”;将该变量赋值为“Testing”ARM汇编语言程序设计3、SETA、SETL和SETS语法格式:变量名SETA(SETL或SETS)表达式作用:伪指令SETA、SETL、SETS用于给一个已经定义的全局变量或局部变量赋值。SETA伪指令用于给一个数学变量赋值;SETL伪指令用于给一个逻辑变量赋值;SETS伪指令用于给一个字符串变量赋值;其中,变量名为已经定义过的全局变量或局部变量,表达式为将要赋给变量的值。ARM汇编语言程序设计3、SETA、SETL和SETS示例:LCLATest3;声明一个局部的数字变量,变量名为Test3Test3SETA0xaa;将该变量赋值为0xaaLCLLTest4;声明一个局部的逻辑变量,变量名为Test4Test4SETL{TRUE};将该变量赋值为真ARM汇编语言程序设计4、RLIST语法格式:名称RLIST{寄存器列表}作用:RLIST伪指令可用于对一个通用寄存器列表定义名称,使用该伪指令定义的名称可在ARM指令LDM/STM中使用。在LDM/STM指令中,列表中的寄存器访问次序为根据寄存器的编号由低到高,而与列表中的寄存器排列次序无关。使用示例:RegListRLIST{R0-R5,R8,R10};将寄存器列表名称定义为RegList,可在ARM指令LDM/STM中通过该名称访问寄存器列表。ARM汇编语言程序设计符号定义伪指令数据定义伪指令汇编控制伪指令和宏指令其他伪指令。ARM汇编语言程序设计数据定义(DataDefinition)伪指令:数据定义伪指令一般用于为特定的数据分配存储单元,同时可完成已分配存储单元的初始化。常见的数据定义伪指令有如下几种:DCB用于分配一片连续的字节存储单元并用指定的数据初始化。DCW(DCWU)用于分配一片连续的半字存储单元并用指定的数据初始化。DCD(DCDU)用于分配一片连续的字存储单元并用指定的数据初始化。DCFD(DCFDU)用于为双精度的浮点数分配一片连续的字存储单元并用指定的数据初始化。DCFS(DCFSU)用于为单精度的浮点数分配一片连续的字存储单元并用指定的数据初始化。DCQ(DCQU)用于分配一片以8字节为单位的连续的存储单元并用指定的数据初始化。SPACE用于分配一片连续的存储单元MAP用于定义一个结构化的内存表首地址FIELD用于定义一个结构化的内存表的数据域ARM汇编语言程序设计1、DCB语法格式:标号DCB表达式作用:DCB伪指令用于分配一片连续的字节存储单元并用伪指令中指定的表达式初始化。其中,表达式可以为0~255的数字或字符串。DCB也可用“=”代替。使用示例:StrDCB“Thisisatest!”;分配一片连续的字节存储单元并初始化。ARM汇编语言程序设计2、DCW(或DCWU)语法格式:标号DCW(或DCWU)表达式作用:DCW(或DCWU)伪指令用于分配一片连续的半字存储单元并用伪指令中指定的表达式初始化。其中,表达式可以为程序标号或数字表达式。用DCW分配的字存储单元是半字对齐的,而用DCWU分配的字存储单元并不严格半字对齐。使用示例:DataTestDCW1,2,3;分配一片连续的半字存储单元并初始化。ARM汇编语言程序设计3、DCD(或DCDU)语法格式:标号DCD(或DCDU)表达式作用:DCD(或DCDU)伪指令用于分配一片连续的字存储单元并用伪指令中指定的表达式初始化。其中,表达式可以为程序标号或数字表达式。DCD也可用“&”代替。用DCD分配的字存储单元是字对齐的,而用DCDU分配的字存储单元并不严格字对齐。使用示例:DataTestDCD4,5,6;分配一片连续的字存储单元并初始化。ARM汇编语言程序设计4、DCFD(或DCFDU)语法格式:标号DCFD(或DCFDU)表达式作用:DCFD(或DCFDU)伪指令用于为双精度的浮点数分配一片连续的字存储单元并用伪指令中指定的表达式初始化。每个双精度的浮点数占据两个字单元。用DCFD分配的字存储单元是字对齐的,而用DCFDU分配的字存储单元并不严格字对齐。使用示例:FDataTestDCFD2E115,-5E7;分配一片连续的字存储单元并初始化为指定的双精度数。ARM汇编语言程序设计5、DCFS(或DCFSU)语法格式:标号DCFS(或DCFSU)表达式作用:DCFS(或DCFSU)伪指令用于为单精度的浮点数分配一片连续的字存储单元并用伪指令中指定的表达式初始化。每个单精度的浮点数占据一个字单元。用DCFS分配的字存储单元是字对齐的,而用DCFSU分配的字存储单元并不严格字对齐。使用示例:FDataTestDCFS2E5,-5E-7;分配一片连续的字存储单元并初始化为指定的单精度数。ARM汇编语言程序设计6、DCQ(或DCQU)语法格式:标号DCQ(或DCQU)表达式作用:DCQ(或DCQU)伪指令用于分配一片以8个字节为单位的连续存储区域并用伪指令中指定的表达式初始化。用DCQ分配的存储单元是字对齐的,而用DCQU分配的存储单元并不严格字对齐。使用示例:DataTestDCQ100;分配一片连续的存储单元并初始化为指定的值。ARM汇编语言程序设计7、SPACE语法格式:标号SPACE表达式作用:SPACE伪指令用于分配一片连续的存储区域并初始化为0。其中,表达式为要分配的字节数。SPACE也可用“%”代替。使用示例:DataSpaceSPACE100;分配连续100字节的存储单元并初始化为0。ARM汇编语言程序设计8、MAP语法格式:MAP表达式{,基址寄存器}作用:MAP伪指令用于定义一个结构化的内存表的首地址。MAP也可用“^”代替。表达式可以为程序中的标号或数学表达式,基址寄存器为可选项,当基址寄存器选项不存在时,表达式的值即为内存表的首地址,当该选项存在时,内存表的首地址为表达式的值与基址寄存器的和。MAP伪指令通常与FIELD伪指令配合使用来定义结构化的内存表。使用示例:MAP0x100,R0;定义结构化内存表首地址的值为0x100+R0。ARM汇编语言程序设计9、FILED语法格式:标号FIELD表达式作用:FIELD伪指令用于定义一个结构化内存表中的数据域。FILED也可用“#”代替。表达式的值为当前数据域在内存表中所占的字节数。FIELD伪指令常与MAP伪指令配合使用来定义结构化的内存表。MAP伪指令定义内存表的首地址,FIELD伪指令定义内存表中的各个数据域,并可以为每个数据域指定一个标号供其他的指令引用。注意MAP和FIELD伪指令仅用于定义数据结构,并不实际分配存储单元。ARM汇编语言程序设计9、FILED使用示例:MAP0x100;定义结构化内存表首地址的值为0x100。AFIELD16;定义A的长度为16字节,位置为0x100BFIELD32;定义B的长度为32字节,位置为0x110SFIELD256;定义S的长度为256字节,位置为0x130ARM汇编语言程序设计ARM汇编语言程序设计ARM汇编语言程序设计符号定义伪指令数据定义伪指令汇编控制伪指令和宏指令其他伪指令。ARM汇编语言程序设计汇编控制(AssemblyControl)伪指令汇编控制伪指令用于控制汇编程序的执行流程,常用的汇编控制伪指令包括以下几条:—IF、ELSE、ENDIF—WHILE、WEND—MACRO、MEND—MEXITARM汇编语言程序设计1、IF、ELSE、ENDIF语法格式:IF逻辑表达式指令序列1ELSE指令序列2ENDIF作用:IF、ELSE、ENDIF伪指令能根据条件的成立与否决定是否执行某个指令序列。当IF后面的逻辑表达式为真,则执行指令序列1,否则执行指令序列2。其中,ELSE及指令序列2可以没有,此时,当IF后面的逻辑表达式为真,则执行指令序列1,否则继续执行后面的指令。IF、ELSE、ENDIF伪指令可以嵌套使用。ARM汇编语言程序设计1、IF、ELSE、ENDIF使用示例:GBLLTest;声明一个全局的逻辑变量,变量名为Test⋯⋯IFTest=TRUE指令序列1ELSE指令序列2ENDIFARM汇编语言程序设计2、WHILE、WEND语法格式:WHILE逻辑表达式指令序列WEND作用:WHILE、WEND伪指令能根据条件的成立与否决定是否循环执行某个指令序列。当WHILE后面的逻辑表达式为真,则执行指令序列,该指令序列执行完毕后,再判断逻辑表达式的值,若为真则继续执行,一直到逻辑表达式的值为假。WHILE、WEND伪指令可以嵌套使用。ARM汇编语言程序设计2、WHILE、WEND使用示例:GBLACounter;声明一个全局的数学变量,变量名为CounterCounterSETA3;由变量Counter控制循环次数⋯⋯WHILECounter10指令序列WENDARM汇编语言程序设计3、MACRO、MEND语法格式:$标号宏名$参数1,$参数2,⋯⋯指令序列MEND作用:

1 / 54
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功