当前位置:首页 > 临时分类 > 基于EDA技术的智能抢答器的设计
精编WORD文档下载可编缉打印下载文档,远离加班熬夜基于EDA技术的智能抢答器的设计篇一:EDA技术的智能抢答器的设计实习报告题目:数字逻辑系统设计班级:姓名:学号:专业:实验室:开放实验室实习时间:一、实习教学的目的:本实习为综合性、设计性实习,目的是加强学生的实践技能提高学生综合分析问题,解决问题的能力。二、实习教学的基本要求:1、加深对数字逻辑系统设计、数字电子技术课程所学理论的认识和理解,分析课题的要求,明确课题的内容。2、根据系统划分,正确写出VHDL源程序并仿真验证,最后下载到实验箱上进行验3、掌握课题电路的作用原理及主要电路的设计方法,掌握课题中各关键部件的描述方法三、实习教学的内容:设计:数字式竞赛抢答器1、设计一个可容纳4组参赛的数字式抢答器,每组设一个按精编WORD文档下载可编缉打印下载文档,远离加班熬夜钮,供抢答使用。2、抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用。3、设置一个主持人“复位”按钮。4、主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,有指示灯显示抢答组别,扬声器发出2~3秒的音响。5、设置一个计分电路,每组开始预置100分,由主持人记分,答对一次加10分,答错一次减10分。三单元模块设计部分单元模块设计部分分四个部分,包括:抢答模块,计时模块,计分模块,数据选择模块。每个模块的作用分别为:1.抢答模块:实现四路抢答功能,以选手最快速度将拨码开关置1为抢答成功。2.计分模块:实现每位选手答题的计分功能,有手动加分减分功能,当选手抢答成功后10秒仍未答题则自动减分。3.计时模块:实现选手答题的计时功能,若选手抢答成功后没有答题则计时模块会发出信号给计分模块。4.数据选择模块:当选手抢答成功后,以该选手的号码最为数据选择的地址,数据选择将计时模块的减分信号线与该选手的计分模块相连接,若选手没有答题则扣分。3.1抢答模块的设计其程序如下:精编WORD文档下载可编缉打印下载文档,远离加班熬夜libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigned.all;entityqiangdaisport(a:instd_logic;b:instd_logic;c:instd_logic;d:instd_logic;en_out:outstd_logic;en:instd_logic;adrout:outstd_logic_vector(3downto0);led_out:bufferstd_logic_vector(6downto0));endqiangda;architecturebhvofqiangdaissignalkey_in:std_logic_vector(3downto0);beginprocess(en)beginifen='1'thenkey_in<=a&b&c&d;elsekey_in<=0000;endif;endprocess;精编WORD文档下载可编缉打印下载文档,远离加班熬夜process(key_in)variableled:std_logic_vector(6downto0);begincasekey_iniswhen0000=>led:=1000000;--0when1000=>led:=1111001;--1when0100=>led:=0100100;--2when0010=>led:=0110000;--3when0001=>led:=0011001;--4whenothers=>led:=null;endcase;led_out<=led;endprocess;process(a,b,c,d)beginen_out<=aorborcord;adrout<=key_in;endprocess;endbhv;3.2计分模块的设计其程序如下:libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigned.all;entityjifenisport(a:instd_logic;篇二:基于EDA四位智能竞赛抢答器精编WORD文档下载可编缉打印下载文档,远离加班熬夜四位智能竞赛抢答器第一章系统设计第一节课题目标《硬件描述语言》是一门技术性、应用性很强的学科,实验课教学是它的一个极为重要的环节。不论理论学习还是实际应用,都离不开实验课教学。如果不在切实认真地抓好学生的实践技能的锻炼上下功夫,单凭课堂理论课学习,势必出现理论与实践脱节的局面。《HDL项目设计》的目的就是让我们在理论学习的基础上,通过完成一个涉及时序逻辑、组合逻辑、声光输出的,具有实用性、趣味性的小系统设计,使我们不但能够将课堂上学到的理论知识与实际应用结合起来,而且能够对分析、解决实际的数字电路问题进一步加深认识,为今后能够独立进行某些数字应用系统的开发设计工作打下一定的基础。通过这次设计实验,首先,使我们更加深入的巩固了书本上的知识,在掌握理论基本知识的基础上,学会了对常用软件的使用。其次,通过这次设计实验,使我们了解并熟悉了程序的设计方法和步骤,而且在与同学讨论的同时也提高了团结合作的能力。然后,学会用仿真实验来验证方案的正确性,培养我们综合运用知识和独立开展实验创新的能力。最后,规范化训练我们撰写技术研究报告,提高书面表达能力。第二节设计要求本设计是一个功能较为简单的四路抢答器,基本要求有以下精编WORD文档下载可编缉打印下载文档,远离加班熬夜几点:(1)实现一四人抢答器,有人抢答成功后,其他人再抢答无效;(2)主持人通过按键清除抢答信息,并开始30秒的答题倒计时,当倒计时结束时,通过蜂鸣器响来提示回答问题时间到,此时可以开始新一轮的抢答。第三节设计方案设计是以VerilogHDL语言为基础设计的电子抢答器,在设计过程中先将系统模块化,然后逐步实现,根据设计功能要求,该设计主要包括按键抢答输入,数码管显示,报警电路及FPGA系统。抢答器结构原理图如图1:图1抢答器结构原理图第二章系统分析与实现第一节系统分析该系统可实现要求中的最基本功能,除此之外还可以实现抢答时间限制的功能,其中,抢答成功者组号由静态显示的方法使用,使四个数码管同时显示其组号,同时,该抢答者对应的led灯亮。若还有其他抢答者在其后按下按键,抢答无效,只取第一个抢答者信息。第二节程序及程序功能介绍一、端口定义部分module精编WORD文档下载可编缉打印下载文档,远离加班熬夜main(reset,clock,din1,din2,din3,din4,judge,beep,wei,duan,beep,wei1,duan1);inputreset,clock;inputdin1,din2,din3,din4,judge;output[3:0]wei;output[7:0]duan;outputbeep;output[3:0]wei1;output[7:0]duan1;wireclk1k;wireclk1hz;fenpinuut1(reset,clock,clk1k,clk1hz);qiangdeuut2(clock,din1,din2,din3,din4,judge,clk1hz,wei,duan);daojishiuut3(reset,clk1k,clk1hz,beep,wei1,duan1);Endmodule二、抢答部分本段程序实现基本的抢答功能,block为锁存信号,当有一组按下抢答按钮后,系统锁存,其他组别抢答无效;同时通过f1向蜂鸣器发出信号,蜂鸣器1s表示抢答成功;于此同时信号精编WORD文档下载可编缉打印下载文档,远离加班熬夜out输送给led灯,抢答成功者对应led灯亮;seg_figure4为静态显示抢答成功的组号,预置数为”_”;一组抢答成功后若其他组再抢答,数码管熄灭示警。moduleqiangde(clock,din1,din2,din3,din4,judge,clk1_hz,wei,duan);inputclock,judge;inputdin1,din2,din3,din4;inputclk1_hz;output[3:0]wei;output[7:0]duan;reg[3:0]wei;reg[7:0]duan;regblock;always@(posedgeclock)beginif(!judge)beginblock=0;wei=4'b1111;duan=8'hff;end篇三:基于FPGA技术的多人抢答器设计毕业设计精编WORD文档下载可编缉打印下载文档,远离加班熬夜课题名称:基于FPGA技术的多人抢答器设计院系名称专业班级学生姓名学号指导教师完成日期:摘要抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。当第一个人按下按键后,则在显示器上显示该组的号码,对应的灯亮,同时电路将其他各组按键封锁,使其不起作用。若抢答时间内无人抢答,则报警灯亮。回答完问题后,由主持人将所有按键恢复,重新开始下一轮抢答。因此基于EDA技术的抢答器的逻辑功能,该电路应包括抢答器鉴别模块、抢答器计数模块、报警模块、译码模块、分频模块。关键词:抢答鉴别、FPGA、计数、报警AbstractResponderistheanswerforthequizparticipantstoanswerinthedesignwhenaprioritydecisioncircuit,精编WORD文档下载可编缉打印下载文档,远离加班熬夜andtheracecanbedividedintoseveralgroups,answerineachgrouponthehostissuesraisedintheshortestpossibletimetomakejudgments,andpresstheanswerinanswerkey.Afterpressingthebuttonwhenthefirstperson,thenthedisplayshowsthenumberofthegroup,thecorrespondinglights,whileothergroupswillbekeycircuitblock,itdoesnotwork.Iftheanswerintime,noanswerin,thealarmlights.Answeringquestions,allthekeysfromthehosttorestoreandre-startthenextroundoftheResponder.Sotocompletetheansweringdevicelogicfunctions,thecircuitshouldincludeResponderidentificationmodule,Respondercountingmodule,alarmmodule,decodingmodule,frequencymodule.Keywords:ResponderIdentification、Blockade、Count、Alarm目录摘要..............................................................................................................................................2Abstract............................................精编WORD文档下载可编缉打印下载文档,远离加班熬夜...............................................
本文标题:基于EDA技术的智能抢答器的设计
链接地址:https://www.777doc.com/doc-8030934 .html